组合逻辑电路中的竞争与冒险

 

       在实际中,考虑到器件的延时对电路产生的影响,从信号输入到稳定输出需要一定的时间。由于逻辑器件存在一定的延迟时间,且各器件的延迟时间也不尽相同,各信号到达某一会合点经过的路径不同,不同路径上门级数的不同或门电路的延迟时间的差异,会使信号到达的时间有先有后,这种现象称为电路上产生了竞争。 

 

 

      由于竞争的存在,当输入信号发生变化时,在输出跟随输入信号变化的过程中,电路输出发生瞬间错误的现象称为组合逻辑电路产生了冒险。冒险现象表现为输出端可能产生尖峰脉冲,常称这些窄脉冲为“毛刺”。冒险信号的脉冲宽度很小,常常仅有数纳秒到数十纳秒,不易被察觉,尤其在示波频率不是足够高时。但是它有可能使负载电路发生误动作,因此在实际工作中必须引起注意。

 

      当输入逻辑变量每次只有一个改变状态的情况下,只要输出端的逻辑函数在一定条件下能简化成F=A+^A或F=A·^A,则输入变量A的状态改变时,就可能存在竞争冒险。

 

    消除竞争冒险的方法有:

  1. 修改逻辑设计:增加冗余项或消掉互补变量的方法。
  2. 加滤波电容:在电路输出端对地加小电容的方法,一般容量为4~20pF之间。利用电容的积分效应,足以把尖峰脉冲的幅度削弱到门电路的阈值以下。这种方法简单易行,缺点是导致了输出波形的边沿变坏,因此只适用于低速逻辑电路中。
  3. 加取样脉冲:简单易行且行之有效,但是对这个取脉冲的宽度和作用的时间有严格的要求。

 

      注:^A为A的补   


     

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值