实验报告一:例2-3mux21a

广工计算机组成原理实验
实验一要求:
练习计算机组成原理课件ch02中的例2-3mux21a,要做出仿真波形。
图片用SVG代码或直接上传 。
提交完整详细的代码,元件图,测试波形,整个实验各个部分的说明,包括目标,各部分设计细节,测试,测试结果各个位置细节。

一、实验目的

熟悉QuartusⅡ的VHDL文本设计流程全过程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。
通过简单、完整而典型的VHDL设计,初步了解用VHDL表达和设计电路的方法,并对由此而引出的VHDL语言现象和语句规则加以有针对性的说明。

二、实验说明和实验原理

2选1多路选择器功能描述:
输入端口a,b输入信号,在通道选择控制输入端口s输入低电频时,输出端口y输出a输入端口信号;在通道选择控制输入端口s输入高电频时,输出端口y输出b输入端口信号。

三、实验内容

用VHDL语言设计2选1多路选择器

LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY mux21a IS
  PORT ( a, b, s: IN  STD_LOGIC; 
              y : OUT STD_LOGIC  );
END ENTITY mux21a;
ARCHITECTURE one OF mux21a IS
 BEGIN
   PROCESS (a,b,s) 
BEGIN
     IF s = '0'  THEN   y <= a ;  ELSE  y <= b ;
END IF;
   END PROCESS;
END ARCHITECTURE one 
  • 9
    点赞
  • 45
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值