Makefile使用详解

在 Linux(unix )环境下使用GNU 的make工具能够比较容易的构建一个属于你自己的工程,整个工程的编译只需要一个命令就可以完成编译、连接以至于最后的执行。不过这需要我们投入一些时间去完成一个或者多个称之为Makefile 文件的编写。所要完成的Makefile 文件描述了整个工程的编译、连接等规则。

makefile 带来的好处就是——“自动化编译”,一旦写好,只需要一个make 命令,整个工程完全自动编译,极大的提高了软件开发的效率。

默认的情况下,make命令会在当前目录下按顺序找寻文件名为“GNUmakefile”、“makefile”、“Makefile”的文件,找到 后就解释并执行该文件,如果找不到就提示错误并退出。一般Makeifle文件名我们会用Makefile或makefile,而不会使用 GNUmakefile。接下来我们以之前的静态库和动态库为例讲解makefile的编写和使用。

Makefile 主要的 5个部分 (显示规则, 隐晦规则, 变量定义, 文件指示, 注释)

  1. 变量的定义。在Makefile中我们要定义一系列的变量,变量一般都是字符串,这个有点像C语言中的宏,当Makefile被执行时,其中的变量都会被扩展到相应的引用位置上。
  2. 显式规则。显式规则说明了,如何生成一个或多的的目标文件。这是由Makefile的书写者明显指出,要生成的文件,文件的依赖文件,生成的命令。 刚才写的疑似shell脚本的Makefile全部都是显示规则。
  3. 隐晦规则。由于我们的make有自动推导的功能,所以隐晦的规则可以让我们比较粗糙地简略地书写Makefile,这是由make所支持的。
  4. 文件指示。其包括了三个部分,一个是在一个Makefile中引用另一个Makefile,就像C语言中的include一样。
  5. 注释。Makefile中只有行注释,和UNIX的Shell脚本一样,其注释是用“#”字符,这个就像C/C++中的“//”一样。如果你要在你的Makefile中使用“#”字符。

Makefile基本格式如下:

#以'#'开头的行表示注释
#定义变量VAR为test,可以使用后面定义的变量
VAR = test
#定义变量VAR为test,只能使用前面定义好的变量
VAR := test

# target第一条目标为总的目标,
# depend依赖可以是文件(目录)或为其他目标
# 动作可以是Linux命令,动作的那一行必须以TAB键开头
#目标必须得有:依赖和动作有一个即可     
target:	depend1  depend2 depend3 ... 
[TAB]  action1
[TAB]  action2
#每个动作必须以tab开头
target1:
[TAB] action1 
[TAB] action2

  • target :总目标文件, 可以是 Object File, 也可以是可执行文件;
  • depend:生成 target 所需要的文件或者目标;
  • action:make需要执行的命令 (任意的shell命令), Makefile中的命令必须以 [tab]开头。

常用命令:
make 找makefile或Makefile文件执行总的目标
make clean 执行makefile文件中的clean目标
make -C directory 进入到directory文件夹中去执行总的目标
make clean -C direcotry 进入到directory文件夹中去执行clean目标
make -f comm_makefile 通过-f选项指定一个makefile文件
make VAR=value 给Makefile传一个参数VAR,其值为value

Makefile 隐晦规则

由于伪目标的特性:总是被执行
这里只列一个和编译C相关的,
编译C/C++时,xx.o 的目标会自动推导为 xx.c/ xx.cpp

# Makefile 中
main : main.o
    gcc -o main main.o

#会自动变为:
main : main.o
    gcc -o main main.o

#main.o 这个目标是隐含生成的
main.o: main.c   
    gcc -c main.c	

自动变量
在这里插入图片描述

直接上代码比较直观:

#最后形成的Makefile
INCL=-I${HOME}/incl
BIN=$(HOME)/bin
OBJ1=hellocpp.o
OBJ2=hello.o

#这个隐晦规则其实就是告诉大家,
#后缀为cpp的文件怎么编译成.o 后缀为c的文件怎么编译成.o
.SUFFIXES: .cpp .c
.cpp.o:
	g++ ${INCL} -c $<

.c.o:
	gcc ${INCL} -c $<

all: hellocpp hello

#C++编译
hellocpp:${OBJ1}
	@echo "============开始编译============"
	g++ -o $@ $?
	@rm -f ${OBJ1}
	@mv $@ ${BIN}
	@echo "============编译结束============"
	@echo ""

#C编译
hello:${OBJ2}
	@echo "============开始编译============"
	gcc -o $@ $?
	@rm -f ${OBJ2}
	@mv $@ ${BIN}
	@echo "============编译结束============"
	@echo ""

运行结果如图:
在这里插入图片描述

更为详细的makefile使用,可以参考下面链接:

makefile经典教程,全部归纳成了一篇博客

经典教程原地址

  • 3
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
好的,下面是关于 makefile使用详解makefile 是一个命令脚本文件,通常用于编译和链接程序。它可以告诉编译器如何编译源文件、如何链接库文件,以及如何生成可执行文件。makefile 通常由多个规则组成,每个规则描述了一组文件之间的依赖关系和生成方式。 下面是一个简单的 makefile 示例: ``` CC = gcc CFLAGS = -Wall -g main: main.o func1.o func2.o $(CC) $(CFLAGS) -o main main.o func1.o func2.o main.o: main.c $(CC) $(CFLAGS) -c main.c func1.o: func1.c $(CC) $(CFLAGS) -c func1.c func2.o: func2.c $(CC) $(CFLAGS) -c func2.c clean: rm -f *.o main ``` 上面的 makefile 包含了 5 条规则: - `main` 规则:生成可执行文件 main,依赖于 main.o、func1.o 和 func2.o 三个文件。 - `main.o` 规则:生成 main.o 目标文件,依赖于 main.c 源文件。 - `func1.o` 规则:生成 func1.o 目标文件,依赖于 func1.c 源文件。 - `func2.o` 规则:生成 func2.o 目标文件,依赖于 func2.c 源文件。 - `clean` 规则:删除所有目标文件和可执行文件。 通过执行 `make` 命令,可以根据 makefile 中的规则来生成目标文件和可执行文件。例如,执行 `make main` 命令会生成可执行文件 main,执行 `make clean` 命令会删除所有目标文件和可执行文件。 除了上述示例中的规则外,makefile 还支持很多其他的语法和命令,包括变量、条件语句、循环语句等。如果您需要更深入地了解 makefile使用方法和技巧,可以参考相关的教程和文档。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值