ADC子系統參數設計

需求描述:

  • 輸入信號10~50Hz
  • 要求準確測量頻率和有效值
  • 要求能夠測量到至少150倍基準頻率信號
  • FFT的運算能力首先,有效數據空間可能只有400Bytes。
  • 所有的測量值需要達到百分之一的測量精度。

參數演算:

始終記得,你不需要畫蛇添足,比需要的測量精度測得更準。不多做一分也是最佳設計的特徵

采用極值法解算:

10Hz信號:

1.爲了測量准信號周期:需要單周期至少128個點。即:

埰樣時間Max:100ms;

采樣率Max:1mS|100點

2.爲了測量50Hz信號周期,單周期可以達到128點,即:

采樣時間Max:20ms;

采樣率Max:200uS|100點

工程配置:

最高采樣率可以設置爲200uS.所選的芯片為20M級。最高采樣率下,如果用中斷方式取得采樣數據,可以執行4000條指令。足夠。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

子正

thanks, bro...

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值