FPGA + TUSB1310A实现USB3.0功能

我最近再使用FPGA+PHY芯片实现USB3.0的功能,遇到许多问题,

1.上电直接进入RX.Det.Active

2.进入RX.Det.Active检测对端,检测不到进入RX.Det.Quit,检测到进入Polling.LFPS

3.RX.Det.Quit关闭电路以节省功耗,启动12ms定时器;

4.Polling.LFPS交换LFPS,持续1us,每隔6-14us发一次;

5.离开LFPS条件,至少发送16组LFPS,至少接收到2组,接收LFPS后至少发送4组LFPS信号,进入RX.EQ

6.RX.EQ发TESQ,无握手信号,发完后自动进入下一状态,Polling.Active

7.Polling.Active交换16B的TS1,8个后进入下一阶段;

Q1:LFPS是配置完成之后PHY自动产生,还是需要FPGA在RX/TX检测,发送?

Q2:在链路训练过程中FPGA需要做什么工作?

不知道咋搞,欢迎指导,交流

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值