硬件设计
文章平均质量分 90
DAI_Pengfei
这个作者很懒,什么都没留下…
展开
-
信号完整性设计笔记
前言文档主要用来作为信号完整性设计的提示性文档, 文档主要的内容来源为《信号完整性揭秘》,以及《高速数字设计》部分参考《微波工程》,文档主要简单描述信号的反射端接,串扰,以及差分互联,还有信号的均衡和预加重,预去重技术。目录前言目录第一章 信号反射1、反射定义2、阻抗不连续的反射第二章 串扰近端串扰远端串扰串扰的影响因素串扰对信号的影响减小串扰的方法第三章 端接1 串联端接2、末端下拉到GND3、末端上拉到电源4、戴维南等效端接...原创 2021-03-17 14:50:10 · 2630 阅读 · 0 评论 -
射频链路设计笔记
文档主要用来作为射频链路的链路预算目录射频链路关键指标非线性1dB压缩点带内阻塞互调交调三阶截取点噪声系数接收灵敏度接收机灵敏度方程动态范围收发信机结构超外差接收机零中频接收机:本振泄露直流失调偶数阶失真参考文献射频链路关键指标非线性理想情况下放大器是一个线性模型,但是实际情况是有非线性的因素存在,一般可以近似等效近似为如下的公式:非线性效应主要是又3阶项,偶数阶的非线性会引起直流失调,1dB压缩点定原创 2021-03-01 20:43:54 · 8543 阅读 · 0 评论 -
xilinx 7系列FPGA ibert笔记
前言xilinx公司的FPGA高速接口支持在线的ibert的调试,通过内部的ibert ipcore来实时的查看链路传输的误码率和信号眼图,对于高速接口是非常好的调试手段,可以通过该功能,在代码的前期完成对于链路的特性的调试,通过误码率和眼图来调整好链路所需要的预加重的值,IPcore 提供了一个实时在线调试的办法,所以非常值得推荐。一、ibert相关参数指标介绍1、TIE(time interval Error) 时间间隔误差 是被测信号边沿相对于其理想位置的时间误差,是jitt...原创 2021-03-01 20:38:05 · 5710 阅读 · 1 评论 -
Xilinx FPGA selectIO笔记
前言内容主要来自ug471,主要记录FPGA的文档的学习笔记,参考的内容一个是csdn上的笔记和ug471文档此外还有部分是UG571文档中的接口说明ug471主要包含三部分,第一章是selectIO资源,第二章是selectIO 逻辑资源,第三章是高级selectIO逻辑资源,第一章的selectIO资源主要是描述接口的电气行为,主要是输出驱动和输入接收器,以及部分标准接口的例子,第二章主要描述的是输入输出的数据寄存器和DDR操作,以及可编程的输入延迟(IDELAY)和输出延迟(ODELAY)原创 2021-01-19 16:12:27 · 12310 阅读 · 0 评论 -
Xilinx 7系列FPGA config设计文档
xilinx FPGA由于掉电擦除的特性,需要每次上电加载配置文件,具体的配置路径有三种,通过jtag来进行下载,通过FLASH来下载,以及通过外部的处理器来下载( such as a microprocessor, DSP processor, microcontroller, PC, or board tester)。具体配置模式如下:• Master-Serial configurati...原创 2020-01-13 16:15:16 · 5544 阅读 · 0 评论 -
射频layout设计笔记
文档主要节选自《中兴-射频板PCB工艺设计规范》全文共分三部分,布局,布线,EMC设计射频电路为分布参数电路,电路实际工作的时候容易产生趋肤效应和耦合效应,所以需要通过一些设计来尽量减少干扰,布局布局原则 布局分区分解为物理分区和电气分区, 物理分区主要涉及元器件布局、 朝向和屏蔽等问题;电气分区可以继续分解为电源分配、 RF 走线、敏感电路和信号以及接地等的分区。...原创 2019-12-13 16:26:18 · 5191 阅读 · 0 评论