常见的频率合成方案汇总

常见的频率合成方案汇总

频率合成就是从一个高稳定度频率(来源可以是晶振等)出发,对其进行类似于数学的加减乘除操作得到一些自己需要的目标频率信号,经历了长久以来的不断发展,现在已经有了很多应用广泛的相关技术。



前言

本文来总结来自多篇硕士毕业论文的汇总整理,最后将粘贴出参考论文,如果想对其进一步了解,可查看论文内容。

一、直接模拟频率合成技术

一般是以高稳定度参考源比如晶振所产生的频率信号作为基准,经过必要的的加减乘除运算(对不同信号混频可以看作对相应频率的加减运算,倍频和分频看作乘除运算)得到需要的新的频率,由于这样产生的频率是一系列离散的值,可以通过滤波器和开关的选择性提取出我们需要的指定输出频率,最后通过放大滤波电路输出。直接模拟频率合成技术属于发展的早期阶段,它的特点是较高分辨率和稳定度,跳变频时间短,但是也有因对电路设计的高要求而产生的成本尺寸问题。

二、直接数字频率合成技术

基本思路

它首先是将波形的关键信息按已知逻辑置于芯片的集成寄存器中,通过控制信号可以有逻辑地读取相应的波形信息,再经过数模变换和滤波放大等内部集成的电路结构就可以合成我们想要的信号。

对于 DDS 的整个原理过程进行分析可知,将幅值相位等波形信息进行存储时,从模拟到数字的过程避免不了数字量化误差,这是导致相位失真和幅度失真的主要原因,其次,DDS 方案还存在杂散较大且不能消除、相位累加器截断误差、正弦查找表有限字长和时钟信号泄漏等问题。它从波形信息单独存储提取的角度出发,可以产生任意需要的波形和需要的初始相位,这种设计的灵活性也让它可以在更广阔的场景中发挥作用。

DDS原理图
DDS 的基本原理框图如上图所示,从中看出,基本工作原理是逻辑控制产生的频率码控制累加器的一系列相位步进并且对应到相位信息,然后利用已知的存储逻辑在 ROM 中找到对应的幅度,接下来经过 DAC 模块使信号的幅度成为阶梯状信号,最终再低通滤波得到连续的正弦信号。

三、间接模拟式频率源

间接模拟式频率源的核心是模拟锁相环,它的频率响应时间比直接式的短得多,因为锁相环等器件都有时延,另一方面,也是锁相环类似于窄带滤波的特性会让此方案的杂散较好,而架构中的正弦鉴相器也会有效提升相噪指数。它的原理框图如下图,但也会有电路结构复杂等限制它应用的缺陷。
间接模拟式频综原理图 该类频率源方案的架构中,晶振产生一个Lf 的基准频率,一路经过倍频后与压控振荡器的输出信号进行上变频操作,实现压控振荡器输出信号向高频段的频谱搬移,另一路则是以初始晶振得到的信号作为参考,在逻辑控制下与目标信号进行同频鉴相,最终让压控振荡器与晶振输出信号的相位保持一致,达到锁定状态。架构中的倍频和混频操作只是为实现高频 VCO 的目标,不是必要模块。

四、间接数字式频率源

它的核心是数字锁相环,电路结构方面加入了数字分频器。特点是是频率分辨
率高,易于集成等,因此通信系统中发挥着重要的作用,主要缺陷是相位噪声差。
间接数字式频综原理图 间接数字式频率综合器的结构如上图所示,从中可以看到,先对压控振荡器的输出频率被进行N分频,再经过反馈回路与用于参考的基准频率比较相位和频率等信息,二者之间的差异直接影响误差电压信号使 VCO 频率重新锁定到目标频率的信号输出。

五、锁相环频率合成技术

锁相环合成技术核心是相位控制机制的锁相环,之前已经有了一定介绍。具体而言分为整数分频和小数分频频率合成技术,其中常用的小数分频频率合成技术又分为脉冲移除技术和双模分频技术。

整数分频频率合成技术是在锁相环的反馈回路中增加了一个分频器,工作机制区别不大,由于分频器的作用使输出信号 f o f_o fo与输入信号 f i f_i fi频率不再相等,而是变为固定比值 N,即:
f o = N ⋅ f i f_o=N·f_i fo=Nfi
利用锁相环路可以快速调节重新锁定的特点,目前应用广泛的是程序控制 N来实现锁相环输出信号 f o f_o fo在压控振荡器的输出范围内扫频输出。

整数分频技术设计的系统能够输出的最精细频率步进就是鉴相频率 f i f_i fi,因此对同一输出频率,提高其频率分辨率只有增大分频比 N,但这样也会使锁相环系统的相位噪声恶化,相比较而言小数分频技术可以在保持内部鉴相频率不变的前提下有效提升输出信号的频率分辨率性能,在高分辨率频率源的设计中更为适用。小数分频中脉冲移除技术是在整数分频的电路结构基础上又在锁相环反馈环路加入一个脉冲移除器,它可以按照特定的周期移除信号中的脉冲,脉冲移除技术进一步发展形成了双模分频技术。

六、混合频率合成技术

上述几种单一类型的频率合成技术方案都有自己比较明显的优缺点,所以目前频率合成方案都会将直接和间接,数字和模拟,锁相环频率合成等多种频率合成技术结合起来,尽可能保留各自的优势,避免较为明显的缺陷,综合形成混合频率合成技术方案。

这样可以实现单种频率合成技术达不到的综合性能指标。现今混合频率合成方案已经发展地较为完善,这里主要讨论一下多环锁相,DDS 激励锁相环,PLL 和DDS 环内和环外混频这四种。

多环锁相结构相比于单环在频率分辨率方面有明显的提升,如下图所示:
多环锁相原理框图 输入信号频率为 f 0 f_0 f0 ,分两路,一路经过低位锁相环再经过分频器 N ,输出频
率变为 N 1 f 0 / N N_1f_0/N N1f0/N ,相应频率分辨率为 f o / N f_o/N fo/N ,另一路经过高位锁相环,输出频率变为 N 2 f 0 N_2f_0 N2f0,相应频率分辨率为 f 0 f_0 f0 ,这两路的输出信号再由锁相环路实现相加输出信号 f 1 f_1 f1,总体的频率分辨率为 f 0 / N f_0/N f0/N ,即:
f 1 = ( N 2 + N 1 / N ) ⋅ f 0 f_1=(N_2+N_1/N)·f_0 f1=(N2+N1/N)f0

综合来看,为了实现高频率分辨率的目标,此种方案也会存在由于电路复杂导致的相位噪声和谐波恶化的问题。

DDS 激励锁相环的系统框架如下图:
DDS 激励锁相环原理框图系统的总体输出信号频率表示为式:
f 1 = N ⋅ f D D S = N ⋅ K M ⋅ f 0 f_1=N·f_{DDS}=N· \frac{K}{M}·f_0 f1=NfDDS=NMKf0

其中直接数字频率合成中的频率控制字表示为 K ,相位累加器字长表示为 M ,此方案有效结合了两种技术的优势,在宽带高分辨率应用方面有重要的作用。

PLL 与 DDS 环内混频的原理框图如下图所示:
DDS 与 PLL 环内混频原理框图结构方面,是将 DDS 引入基本的锁相环路内,输出频率描述为:
f 1 = A ⋅ f D D S + N ⋅ f 0 = ( A ⋅ K M + N ) ⋅ f 0 f_1=A·f_{DDS}+N·f_0=(A· \frac{K}{M}+N)·f_0 f1=AfDDS+Nf0=AMK+Nf0

此方案可以优化输出信号的相位噪声参数并且改善杂散带来的干扰(PLL 窄带
滤波特性),但是带宽较窄并且滤波难度较大。

PLL 与 DDS 环外混频的原理框图如下图:
DDS 与 PLL 环外混频原理框图结构方面,核心是 DDS 输出频率和 PLL 输出频率在外部混频,频率分辨率为: ( A / M ) f 0 (A/M)f_0 A/M)f0 ,输出频率表示为式:
f 1 = A ⋅ f D D S ± N ⋅ f 0 = ( A ⋅ K M ± N ) ⋅ f 0 f_1=A·f_{DDS}\pm N·f_0=(A· \frac{K}{M}\pm N)·f_0 f1=AfDDS±Nf0=AMK±Nf0
此系统方案可以有效提升频率分辨率,调频速度和频率输出范围的性能,但是和环内混频一样会有杂散和滤波难度方面的问题。

总结

本文主要分析了频率源的基础指标,介绍了频率合成的相关技术和方案。从锁相环的基本结构和理论出发,重点介绍了直接数字频率合成和锁相环的相关技术发展。通过对不同系统方案优缺点的综合对比,进一步引出了各种混合式的设计思路,尽可能取长补短,为线性调频连续波频率源的产生方案提供理论基础和设计方向的指导。

资源下载可到:https://download.csdn.net/download/wbc1_1wbc/56404957

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值