hmc830相位噪声_支持紧凑型LO解决方案,还是靠“PLL VCO”最佳拍档

ADI公司的PLL+VCO集成技术为蜂窝/4G、微波无线电等应用提供了低相位噪声频率合成器,适用于高质量本振需求。通过集成VCO和PLL,实现超低相位噪声、快速跳频和低杂散输出,尤其在HMC830LP6GE和ADF5355等产品中表现出色,简化了设计并提升了系统性能。
摘要由CSDN通过智能技术生成

新兴的PLL + VCO (集成电压控制振荡器的锁相环)技术能够针对蜂窝/4G、微波无线电防务等应用快速开发低相位噪声频率合成器,ADI集成频综产品的频率覆盖为25 MHz到13.6 GHz。

蜂窝/4G、微波无线电、测试设备和防务子系统应用的无线电设计人员依赖高质量本振(LO)来实现低BER(误码率)、低杂散输出和低相位噪声的系统级目标。所有的RF和微波通信和传感器系统,无论是基于模拟还是数字调制,都需要干净的LO信号源;无线电的容量越高,对LO信号的要求就越高。

有许多不同架构可用,但产生稳定LO源的最常用方法之一是将低相位噪声电压控制振荡器(VCO)和稳定基准电压及锁相环(PLL)组合构成频率合成器。不过,寻求最佳LO性能的设计人员必然会面临PLL/频率合成器、VCO、电荷泵及环路滤波器之间交互的诸多相关挑战,更不用说由于电路板布局和不良电源噪声所带来的问题。ADI的核心专长是在频率生成元件方面,例如MMIC VCO、锁相振荡器(PLO)、低噪声预分频器、鉴频鉴相器(PFD)和一系列RF输入频率达13.6 GHz的双模式(小数/整数)PLL/频率合成器IC。

如图1的功能框图所示,这些产品采用标准5 mm × 5 mm和6 mm × 6 mm QFN塑料封装实现了高级小数-N频率合成器和超低噪声VCO;这种高水平的集成最大程度地减少了外部元件数。设计针对超低相位噪声商业和防务应用,包括一个极低噪声鉴频鉴相器(PFD)、一个精密控制电荷泵和一个提供超精细频率步进的高 级调制器设计。

图1. ADI集成VCO的PLL产品功能框图和典型应用电路

架构具有超低近载波相位噪声和低杂散,可实现较宽环路带宽以及更快的跳频和低颤噪;杂散输出足够低,因此在许多应用中不再需要价格昂贵的直接数字频率合成(DDS)基准参考

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值