Cache、MMU、TCM

Cache原理介绍:

MMU原理介绍:

TLB原理介绍:

写缓冲原理介绍:

ITCM原理介绍:

DTCM原理介绍:

1、Cache结构:

Cache由Tag、Data两部分组成,利用程序的时间相关性和空间相关性,一个被访问的数据,它本身和它周围的数据在最近都可能被访问,因此Data部分就用来存放一片连续的数据,而Tag部分则是保存这片连续数据的公共地址

L1 Cache包括I-Cache、D-Cache,L1 Cache靠近处理器,是流水线的一部分,需要和处理器保持近似的速度,所以容量不大,但要求其要快。

L2 Cache指令和数据共享的,要求尽量保存更多的东西。

2、I-Cache和D-Cahce设计的考虑因素不一样

      I-Cache,要求能够每周期读取多条指令;

      D-Cache,要求支持每周期内有多条load/store指令的访问,也就是多端口的设计;

转载于:https://www.cnblogs.com/littleMa/p/10890388.html

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值