FPGA的PLL锁相环

  • PLL实际上是一负反馈系统,其作用是使得电路上的时钟和某一外部时钟的相位同步

pll锁相环有三部分组成:

鉴相器PD、环路滤波器LF和压控振荡器VCO

  • 原理:

利用外部输入的参考信号控制环路内部振荡信号的频率和相位。

PD,的作用是检测输入信号和输出信号的相位差

LF,将转换后的电压进行滤波形成控制电压.

  • 倍频:

基准。N倍谐波。锁相。

外接晶振时钟是参照!

压控振荡器VCO产生所需要的频率!

  • 概括

一种输出一定频率信号的振荡电路,也称为相位同步环(回路)。该回路利用使外部施加的基准信号与 PLL 回路内的振荡器输出的相位差恒定的反馈控制来产生振荡信号。

转载于:https://www.cnblogs.com/express/p/5093290.html

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值