lvds输入悬空_lvds接口定义

LVDS(Low Voltage Differential Signaling)是一种高速数据传输接口技术,以其低功耗、低噪声和高传输速率等优势广泛应用于计算机、通信和消费电子设备。LVDS工作原理基于恒流驱动的差分信号线,通过100 Ω终端电阻产生约350 mV的电压差,实现逻辑状态传输。LVDS接口设计时需要注意阻抗匹配、电缆长度与传输速率的关系以及接口芯片的选择。常见的LVDS接口标准包括20PIN和30PIN的单6、双6和单8定义,信号线间电阻约为120欧姆。
摘要由CSDN通过智能技术生成

低电压差分信号传输(Low Voltage Differential

Sig-naling,LVDs)是20世纪90年代才出现的一种新型的适用于高速数据传输的的接口技术,最早由美国国家半导体公司提出,在信号完整性方面有良好的性能,可确保铜导线能够支持千兆位以上的数据传输。这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,并具有低功耗、低误码率、低串扰和低辐射等特点,在计算机、通信设备、消费电子等方面得到了广泛应用,并通过TIA/EIA的确认,成为该组织的标准(ANSI/TIA/EIA-644)。

1 LVDS基本原理和特点

LVDS的工作原理如图1所示。驱动器由一个恒定电流源(通常为3.5

mA)驱动一对差分信号线组成,接收器有很高的DC输入阻抗,几乎不会消耗电流,与传输线阻抗匹配的终端电阻(约为100

Ω)跨接在两条差分信号线上,并尽可能靠近接收器输入端,绝大部分的驱动电流将流经100 Ω的终端电阻,并在接收器输入端产生大约350

mV的压降。当驱动状态反转时,流经电阻的电流方向改变,于是在接收端产生了一个有效“O”或“1”的逻辑状态。

LVDS技术在速度、噪声/EMI、功耗、成本等方面有着众多优点:

高速传输能力LVDS驱动器能以超过155.5

Mb/s的速度驱动双绞线对,距离超过10 m。ANSI/TIA/EIA-644标准中就推荐了655 Mb/s的最大速率和1.923

Gb/s的无失真媒质上的理论极限速率。

低噪声因为低电压摆幅、低边沿速率、奇模式差分信号以及恒流驱动器&#

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值