自学总结-时间与金钱

这次的自考因为各种原因,可以说是波折不断。不过总算是没有取消,只是推迟而已。在这次学习自考中,明显感觉专业化的知识比较多,而且从此次的学习中,也对计算机这一块的组成部分有了一个全新的了解,对于这方面的知识,也有了一个更清晰的认识。对于下一次的自考,也就算是有了更加充分的心理准备,和对它的基本认知的一个系统化的了解。

在本次自考中,应用最多的可以说是思维导图,因为这个东西对概括了解一个知识点实在是太有用了,在画导图的过程中就不知不觉的把结构化做好了。就在小组的学习过程中,教会同学一个问题的同时,自己也重新。梳理了一下这个知识。对于时间管理上,却没有做到尽善尽美,因为在学习的过程中,尤其是在关键点的时候突然停下来,感觉是相当的难受,而且也有可能把自己之前想到灵光一闪给弄没了;但是也偶尔会出现反过头来再看,出现了新的思路,对于这一点的把控,没有实施的太好。

自学考试是一个对自己的时间进行协调的一个过程,因为不是每一个人都可以花大量的专业时间来学习自考,因为每天的事情是很多的,你不可能专心的下来。另一个原因可以说是对自己本身学历的一种提升。

从时间角度上来说,节省了大量的专门学习时间,从精力上来说,没有耗费太大的精力,从钱财上来说,平均花费也不高,但是如果把自考改为专门学习,主做这个,这样的话确实是一个花精力,花时间,花钱的一个过程。

  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 17
    评论
FPGA自学笔记——设计与验证JMB FPGA(可编程逻辑门阵列)是一种可编程的硬件平台,可以实现各种数字电路的设计与验证。本文将简要介绍使用FPGA自学设计与验证JMB(低功耗、高效能、集成度高的多媒体芯片)的过程。 首先,我们需要了解JMB的功能和特性。JMB是一种面向多媒体应用的芯片,具备低功耗、高效能和高集成度的优势。我们需要详细研究JMB的硬件架构和内部模块,包括处理器核、存储器模块、图像和音频处理模块等。 接下来,我们可以使用FPGA开发板来设计和验证JMB。首先,我们需要熟悉FPGA设计工具,例如Vivado或Quartus等。这些工具提供了图形化界面和硬件描述语言(HDL)等设计方法。我们可以使用HDL编写JMB的功能模块,并将其综合为FPGA可执行的位流文件。 在设计完成后,我们需要验证JMB的功能和性能。我们可以使用仿真工具(例如ModelSim或ISE Simulator)来模拟JMB在不同情况下的行为。通过设计测试程序并运行仿真,我们可以验证JMB的各个模块是否正确地工作,是否满足设计要求。 在验证完成后,我们可以将位流文件下载到FPGA开发板中进行智能芯片的物理实现和测试。通过与外部设备的连接以及相关测试程序的运行,我们可以验证JMB在实际硬件中的功能和性能。 总结起来,学习FPGA设计与验证JMB,我们需要熟悉JMB的硬件架构和内部模块,并使用FPGA开发工具进行设计与验证。通过仿真和物理实现测试,我们可以验证JMB的功能和性能。这些过程需要理论知识和实践经验的结合,希望这些笔记能够给你提供一些参考和指导。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 17
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

李金轩

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值