Quartus pin 分配(三)

quartus pin分配

如有需要,可查看quartus UI界面sdc配置(二)
上次文章中,说了自己写sdc需要配置的分类点,这次将介绍管脚分配。

已打开Quartus软件,导入设计,写好约束

下一步,在Quartus软件的菜单栏打开Assignments中的二级菜单

Pin Planner

打开改界面即可看到选中的fpga型号,管脚图,封装类型等信息。

在打开的界面中,大致可分为上下两个部分。
上半部分,可分为左、中、右,三部分。左边有Group/Report、Tasks,中部为显示fpga型号等信息,右边显示Pin Type,I/O Bank等信息。
下半部分,显示设计的port以及配置的pin脚位置。

Group/Report

Group显示port中的总线信号
Report可点击选择clk pins等,选择后,中部的图中即可高亮clk。其他pin脚类似,找到对应功能的pin位置,即可在下半部分中的Location中双击以后填入选中的pin位置。

Tasks

Tasks与上面Report功能类似,可选中对应功能的Pin脚,按类别高亮。

配置完所有的port到pin脚后,可点击Tasks中的Early Pin Planning下拉二级菜单中的Run I/O Assignment Analysis,检查管脚分配是否有error。

待更新细化

Quartus II是 Altera 公司的一款集成开发环境,用于设计FPGA(Field-Programmable Gate Array)或 CPLD(Complex Programmable Logic Device)电路。在 Quartus II 中,引脚配置主要是指为芯片选择合适的I/O模式和方向,以便将外部硬件连接到 FPGA 的输入输出(IO)管脚上。以下是基本步骤: 1. **项目管理**:首先打开Quartus II并导入或创建新设计项目。在项目浏览器中找到目标器件模型,并选择“Pin Planner”工具。 2. **识别引脚**:在Pin Planner界面,可以看到芯片的所有可用引脚以及它们的基本特性(例如速度等级、电源需求等)。通常,引脚会分为输入(Input)、输出(Output)、双向(Bidirectional)等类别。 3. **分配功能**:对于每个I/O管脚,你需要确定它的功能,比如是否作为LED显示、数码管驱动、外设接口等。点击相应引脚,在右侧的属性编辑框中选择或自定义其功能。 4. **配置方向**:设置输入和输出的方向,一般通过在Pin Planner中选择“Direction”选项更改。你可以指定为普通输入(In)、推挽输出(Out)、开漏输出(Open Drain Out)等。 5. **配置速率等级**:考虑信号传输的速度,为引脚选择正确的速率等级,过高或过低的等级可能导致电气冲突或性能下降。 6. **保存和导出**:完成配置后,记得保存更改并在项目设置中确认引脚布局。有时需要生成pin映射文件(.pin或.pcf)供硬件工程师参考。 7. **下载到硬件**:在综合和布线完成后,会在硬件层面上应用这些引脚配置,然后可以通过JTAG或配置器将设计下载到实际的FPGA板上。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值