本发明涉及干扰机技术领域,特别是基于DAC芯片的信号源生成系统。
背景技术:
随着现在通信技术的高速发展,对于装备的小型化、集成化、成本控制要求越来越高,如何设计出低成本、高集成度、小型化的装备是现阶段急需解决的问题。
现有信号源设计采用基带+上变频的方案设计实现,上变频采用基带信号与高频信号混频后实现,在混频过程中必然会有频率混叠、交调等现象出现,给设计带来很大难度,且技术指标不是很好;同时上变频模块在设备整机的成本、重量占比较大,造成一定的成本浪费且性能一般。对于高频率、高带宽信号的生成采用基带+上变频的方案设计,实现数字信号源的方案中,主要包括以下缺点:
1.信号杂散严重。在混频过程中必然会有频率混叠、交调等现象出现,给设计带来很大难度,且技术指标不是很好。
2.体积大,功耗高。上变频模块在设备整机的成本、重量占比较大,造成一定的成本浪费且性能一般。
3.通道数量多。由于无线通信设备体制众多,从VHF到6GHz,使用频率众多。受传统数字信号源带宽有限的影响,需要使用多个通道才能覆盖整个干扰频段。
4.频段固定,不易扩展,灵活性差。通常干扰机通道划分较多(通常10通道以上),频段较为固定,且由于通信频段全球差异大,传统的干扰机为满足全球覆盖,往往需要以预留硬件通道的方式冗余设计,进一步增加设备体积、重量,但有时限于体积、功耗原因,频段扩展难度较大。这就使得整个干扰信号波形、干扰频段动态重构性差。
技术实现要素:
本发