代码库_单精度浮点减法器
前言
浮点减法器的实现和加法器几乎一样,唯一不同的就是“扩展尾码”的加法操作要改写为减法,然后编译器会将“减数”再换成补码的形式与被减数求和,这其实又重复了步骤3的过程,更准确地说,是重复整个加法器,怎么统一一下呢?
我想到两个方法
README
外围电路
根据减数的正负修改最高位
wire [31:0] B_adj;
B_adj[31] = ~B[31];
B_adj[30:0] =B[30:0];
float_add_sub_module U1 //其实还是加法器
(
.CLK( CLK ),
.RSTn( RSTn ),
.A( A ),
.B( B_adj ),
.Result( Result ),
.Start_Sig( Start_Sig ),
.Done_Sig( Done_Sig ),
/****debug****/
.SQ_rA(SQ_rA),
.SQ_rB(SQ_rB),
.SQ_Temp( SQ_Temp ),
.SQ_TempA( SQ_TempA ),
.SQ_TempB( SQ_TempB ),
.SQ_rExp( SQ_rExp ),
.SQ_rExpDiff( SQ_rExpDiff )
);
能这样做要归功于IEEE 754浮点数的“正值”表示和“负负得正”
flag signal
加法的主体,尾码操作根据输入的指示信号进行逻辑判断
input [31:0] A,
input [31:0] B,
input operate_flag, //1 stand for SUB; 0 stand for ADD
case(i)
4: begin// Addition
i <= i + 1'b1;
if(operate_flag)
Temp <= TempA - TempB;
else
Temp <= TempA + TempB;
end
endcase
//本篇意义不大,凑0100