backup ram不稳定 stm32_stm32h7“总线架构及内部SRAM”

本文详细介绍了STM32H7系列微控制器的总线架构,包括CPU内核时钟、AXI、AHB和APB总线的频率,并探讨了总线矩阵的外设分布。此外,还详细阐述了内部SRAM的类型,如TCM SRAM、AXI SRAM、SRAM1-3和Backup SRAM的特性、速度、地址和用途。
摘要由CSDN通过智能技术生成

通过《STM32H7数据手册》“Figure 2. STM32H743xI/G block diagram”找到STM32H743总线框图,如图1

图1

可以通过图1了解到

CPU内核时钟最大频率为480MHz

AXI总线时钟最大频率为CPU内核时钟一半,240MHz

AHBs总线时钟最大频率为CPU内核时钟一半,240MHz

APB1总线时钟最大频率为120MHz

APB2总线时钟最大频率为120MHz

APB3总线时钟最大频率为120MHz(图中没有标注出来)

APB4总线时钟最大频率为120MHz

APB1总线挂接的定时器有 TIM2, TIM3 ,TIM4, TIM5, TIM6, TIM7, TIM12, TIM13, TIM14,LPTIM1

APB2总线挂接的定时器有 TIM1, TIM8 , TIM15, TIM16,TIM17

APB4总线挂接的定时器有 LPTIM2,LPTIM3,LPTIM4,LPTIM5

1、AXI和AHBs组成总线矩阵

AXI和AHB总线如何连接的呢?(也就是图1中紫色总线)通过《STM32H7数据手册》“Figure 4. STM32H743xI/G bus matrix”

(也可参看《STM32H7参考手册》是彩图)看到AXI和AHB组成总线矩阵,如图2。

图2

可以看到AXI和AHB总线矩阵所外挂的外设,共分为三个域:D1 Domain,D2 Domain 和 D3 Domain。

1-1、D1 Domain</

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值