bobsmith电路阻抗原理_网口接口电路的EMC设计.ppt

网口接口电路的EMC设计

关键芯片的EMC设计 原因说明: 信号的传输延时小于信号上升沿的1/6时,不是传输线,可以不用增加匹配电阻;当大于信号上升沿的1/6时,则为传输线,需要加匹配电阻。 同上。 芯片手册如果有相应的EMC策略,应采用; 芯片手册通常会给出电源、地平面的分割处理方法; 也会给出电源滤波的方案; 也会给出特殊需要处理信号的EMC策略。 关键芯片的EMC设计 原因说明: 电源转换芯片输入输出端应并联BULK电容(公式)和去耦电容; 应根据芯片所驱动的负载来估算BULK电容的容值; 去耦电容通常用0.1uF,或0.01uF; A/D、D/A芯片的数字电源和模拟电源进行滤波;地的处理依据芯片手册进行; 电源、地均不隔离,PCB处理时可以通过单点相连,也可直接相连; 电源隔离,地不隔离; 电源、地都隔离; 隔离方式依据芯片手册进行,如没有推荐,则不隔离。 硬件电路EMC设计关键点 电源部分的EMC设计; 接口部分的EMC设计; 关键芯片的EMC设计; 晶体和晶振的EMC设计; 连接器及接插件的EMC设计; 地的处理; 复位、拨码和指示灯电路的EMC设计。 晶体和晶振的EMC设计 遵循原则: 时钟信号串接匹配电阻,匹配电阻选取合适(详细请查看连接); 晶体外壳要做接地设计; 时钟信号分叉时在分叉后每路都设置匹配电阻,匹配电阻靠近时钟芯片;T型网络,或采用末端匹配; 时钟芯片电源管脚采用LC滤波电路或者PI滤波电路 晶体和晶振的EMC设计 原因说明: 时钟信号串接匹配电阻,匹配电阻选取合适(详细请查看连接)&#

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值