姓名 学号
???密???封???线???以???内???答???题???无???效??
电子科技大学二零 一三 年推免生复试笔试题
微机原理考试题 (120)分钟 考试形式: 闭卷 考试日期 20 13 年 9 月 23 日 得分 签名 得 分 一 二 三 合计 复核人签名 一、选择题(每题2分,共40分)
B.原码 D.原码和反码
1. 在( )中,机器数零的表示形式是不唯一的。 A.补码 C.补码和反码
2. 以下对于RISC机器来说不正确的是( )。 A、指令编码等长 C、不能访问存储器
B、寻址方式多
D、运算类指令只使用寄存器
3. 片内AMBA总线中, APB桥是( ) A、支持突发传输数据的
B、AHB高性能系统的中枢 D、一种总线仲裁器
C、APB中的唯一总线主机
4. 超标量微处理器的特点有( )。 A、不仅能进行32位运算,也能进行64位运算 B、内部含有多条指令流水线和多个执行部件
C、数据传输速度很快,每个总线周期最高能传送4个64位数据 D、芯片内部集成的晶体管数超过100万个,功耗很大
5. 总线上多个主设备同时发送信息导致的工作异常一般称为( )。 A、冲突
B、仲裁
C、中断
D、异常
6. 下列关于DMA的说法错误的是( )。 A.CPU只启动DMA,而不干预这一过程。 B.传输数据的过程只由硬件完成而不需软件介入。 C.DMA模式下完成数据传输不需要涉及到中断等操作。 D.在外设和内存之间直接地传输数据
7. ARM处理器比较无符号数大小时是根据 ( ) 标志位来判断的。 A、C和N
B、C和Z
C、C和V
D、Z和V
8. 微程序控制器中,机器指令与微指令的关系是( )。
第 1 页 共 5页
姓名 学号
???密???封???线???以???内???答???题???无???效??
A、每一条机器指令由一条微指令来执行
B、每一条机器指令由一段微指令编写的微程序来解释执行 C、每一条机器指令组成的程序可由一条微指令来执行 D、一条微指令由若干条机器指令组成
9. 当CPU响应中断时,通常对正在执行的指令的处理方法是( )。 A.执行完当前指令之后响应中断 C.中断执行当前指令
B.停止执行当前指令 D.放弃执行当前指令
10. 异步通信方式工作中,设置波特率因子为32,字符长度为8位(含1位奇校验位),起始位1位,停止位为2位,每秒传输200个字符,则它的传输速率和收/发时钟频率分别为( )。
A.200 bps, 8.8kHz C.2200 bps,70.4 kHz
B.2200 bps,35.2 kHz
D.2400 bps,38.4 kHz
11. 以下ARM指令中,( )的源操作数采用了相对寻址方式。 A、MOV R0,#2 B、LDR R0,[R1]
C、BL SUB1
D、ADD R0,R1,R2,LSL #1
12. 在CPU内部,通常( )用于存放将要执行的指令代码。 A、PC
B、SP
C. ID
D. IR
13. 某个寄存器中存放的数值即为操作数的地址,这种寻址方式称为( )。 A、立即寻址
B、存储器直接寻址 D、寄存器直接寻址
A0-A15 CS D0-D9 RD VCC WR GND C、寄存器间接寻址
14. 下图所示半导体存储芯片的容量为( ) 。
A、128K×10 bits
B、64K×9 bits
C、64K×10bits
D、64KB
15. 以版图形式提交,灵活性差,可靠性高的核是( ) A.固核
B.硬核 D.IP核
C.软核
16. 微处理器内部标志寄存器的主要作用是( )。 A、决定CPU是否继续工作 C、纠正当前指令执行的结果
B、检查当前指令执行的正确与否
D、产生影响或控制某些后续指令所需的标志
17. 在计算机系统三总线结构中,用于产生存储器和外设接口片选信号的是( )。 A、数据总线
B、地址总线
C、控制总线
D、其他专用信号
18. 在外设接口中,状态寄存器的作用是存放( )。
第 2 页 共 5页
姓名 学号
???密???封???线???以???内???答???题???无???效??
A、CPU给外设的命令 C、外设的工作状态
B、外设给CPU的命令
D、CPU的工作状态
19. 下面关于总线的叙述中,错误的是( )。 A、总线位宽指的是总线能同时传送的最大数据位数 B、总线标准是指总线传送信息时应遵守的一些协议与规范 C、PCI总线支持突发成组传送 D、串行总线带宽小于并行总线的带宽
20. 用行列反转法构造一个84键的矩阵键盘,最少需要( )条I/O线。
得 分 A、18 B、24 C、19
二 填空题(共30分,每空1分)
D、20
1. 冯·诺伊曼计算机的五个基本组成部分是① 、② 、③ 、和输入输出设备。
2. 微处理器是一个中央处理器,由ALU、累加器和寄存器组、指令指针寄存器、标志寄存器、① 、② ;
3. 处理器完成一条指令所需的时间通常称为① ,而完成一次I/O操作所用时间通常称为② 。
4. 芯片片选信号的形成方法有① 、② 和全译码法。其中硬件电路最简单的是③ 法;
5. 嵌入式系统设计中,最小硬件系统通常包括处理器模块以及 、 (②电源 )、 、 和 等基本硬件;
6. 7.
冯·诺伊曼计算机的最大缺陷是: ; 现代计算机的存储器分层结构一般分为:寄存器组、 ① 、② 、③ ,硬盘属于④ ;
8. 9.
目前计算机采用的输入输出信息传输方式有程序查询传输、① ② ③ ; Cache技术的应用基于所谓“局部性原理”,该原理的含义是 。
第 3 页 共 5页
姓名 学号
???密???封???线???以???内???答???题???无???效??
10. 对I/O端口的编址一般有 ① 方式和② 方式。ARM处理器
采用的是③ 方式。
11. 下图所示为串行异步通信中传送某字符的基波波形。该字符所传送的数据值为① H;采用的是
② (奇或偶)校验。
停 止 位 校 验 位 D7 D6 D5 D4 D3 D2 D1 D0 起 始 位
12. 设某64位总线的时钟频率为66MHz,若每3个时钟周期完成一次数据传送,则该总线的带宽为 MByte/s。 得 分 三、简答、分析和设计题(共30分,共 4题)
1. (3分)若某系统CPU的前端总线频率为800MHz,总线周期数为1/4,数据总线宽度为64bit,请计算其总线带宽是多少?
2. (6分)一个时钟频率为1.25 GHz的非流水式处理器,其平均CPI是5。此处理器的升级版本引入了6级流水。然而,由于如锁存延迟这样的流水线内部延迟,使新版处理器的时钟频率必须降低到1 GHz。
(1) (4分)对一典型程序(指令数目N很大),新版所实现的加速比是多少? (2) (2分)新、旧两版处理器的MIPS各是多少? 3. (4分)形成中断嵌套的必备条件有哪些?
4. (5分)某系统并行总线上时序控制方式如下图所示。
第 4 页 共 5页
姓名 学号
???密???封???线???以???内???答???题???无???效??
① 该系统采用的是哪种总线时序控制方式?(2分)
② 试比较该总线同步方式与其它常用总线时序控制方式的优缺点。(3分)
5. (12分)设某系统地址总线宽度为20bit,数据总线宽度为8bit。现采用8K?4芯片实现32KB扩展存储器,要求其地址空间连续,且该扩展存储器的地址从0B0000H开始。 1)需要多少片芯片?分几组?(3分)
2)片内地址线需要多少位?应该使用哪种片选方式?使用多少位高位地址线?以表格方式描述每组芯片的地址范围。(4分)
3)画出系统硬件连接图。(5分)
第 5 页 共 5页