信号发生器术语

积分非线性(INL)

转换结果编码偏离通过其传递函数端点的直线的最大偏差。传递函数端点是指,在零点位置比第一个编码的跃变点低0.5 LSB的点(000 … 00至000 … 01),以及在满刻度位置比最后一个编码的跃变点高0.5 LSB的点(111…10到111…11)。误差用LSB表示

差分非线性(DNL)

DNL指DAC中两个相邻码之间所测得变化值与理想的1 LSB变化值之间的差异。最大±1 LSB的额定DNL可确保单调性。

输出顺从电压

输出顺从电压是指保证规格要求情况下可在DAC的输出端产生的最大电压。当产生的电压大于输出顺从电压额定值时,芯片可能无法达到数据手册所述的额定性能。

无杂散动态范围(SFDR)

DDS器件的输出中不仅有目标频率,而且有基波频率的谐波和这些频率的镜像。SFDR与目标频段中存在的最大杂散或谐波相关。宽带SFDR指0 Hz至奈奎斯特带宽范围内的最大谐波或杂散的幅度与基波频率的幅度之比。窄带SFDR指±200 kHz带宽范围内最大杂散或谐波的幅度相对于基波频率幅度的衰减程度。

总谐波失真(THD)

THD指所有谐波均方根和与基波均方根值的比值。THD定义为
在这里插入图片描述
其中:V1是基波幅度的均方根值;V2、V3、V4、V5和V6是二次谐波到六次谐波的幅度均方根值。

信噪比(SNR)

SNR指输出信号测量结果的均方根值与奈奎斯特频率以下除谐波和直流外的所有其它频谱成分的均方根和之比,用分贝(dB)表示。

时钟馈通

从MCLK输入到模拟输出会出现一些馈通。时钟馈通是指芯片输出频谱中MCLK信号的幅度与基波频率之比。

直接数字式频率合成器(DDS,Direct Digital Synthesizer)

DDS是一种分频器:通过编程频率控制字来分频系统时钟(SYSTEM CLOCK)以产生所需要的频率。DDS 有两个突出的特点,一方面,DDS工作在数字域,一旦更新频率控制字,输出的频率就相应改变,其跳频速率高;另一方面,由于频率控制字的宽度宽(48bit 或者更高),频率分辨率高。

单调性

如果一个数模转换器(DAC)的输出随着数字输入的增加而增加,或者保持不变,则认为该DAC是单调的。

失调误差

失调误差指输出电流与理想0值的偏差。对于IOUTPx,当所有输入均置0时,预期输出为0 mA。对于IOUTNz,当所有输入均置1时,预期输出为0 mA。

增益误差

增益误差指实际输出范围与理想输出范围的差异。所有输入均置1时的输出减去所有输入均置0时的输出便得到实际范围。理想增益利用实测VREF计算。因此,增益误差不包括基准源的影响。

温度漂移

温度漂移衡量环境温度(25°C)值与TMIN或TMAX值之间的最大变化范围。失调和增益漂移用每摄氏度(°C)满量程范围(FSR)的ppm表示。基准电压漂移用每摄氏度ppm表示(ppm/°C)。

电源抑制

电源抑制衡量电源从最小额定电压变为最大额定电压时,满量程输出的最大变化。

建立时间

建立时间指输出达到并保持在以最终值为中心的规定误差范围内所需的时间,从输出跃迁开始时测量。

毛刺脉冲

DAC的非对称开关时间会产生不良输出瞬变,该瞬变用毛刺脉冲予以量化,定义为毛刺的面积,用pV-s表示。

无杂散动态范围(SFDR)

SFDR表示指定带宽内输出信号与峰值杂散信号的均方根幅值之差,用分贝(dB)表示。

噪声谱密度(NSD)

噪声谱密度是指DAC执行转换并产生输出信号音时,归一化到1 Hz带宽的平均噪声功率。

  • 0
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值