IIC读写原理详解

IIC读写原理详解

1.IIC简介

       IICInter-Integrated Circuit它是一种串行通信总线,可以支持多master和多slave。通过7bit的Device Address匹配slave。通过SCL(时钟总线)和SDA(数据总线)传输数据。

 图1 IIC架构示意图

       如图1所示,SCL和SDA初始状态需要通过一个电阻上拉,一般上拉电阻值为4.7kΩ~10kΩ通常在日常使用中,可以通过示波器或者iic的协议分析仪去debug。

2.IIC接口时序

2.1起始信号

     如下图所示,SCL为高,SDA由高变低,表示IIC开始传输,当slave检测到Start变开始接收SDA数据线上的数据。

图2 Start信号

2.2结束信号

 如下图所示,SCL为高,SDA由低拉高,表示IIC结束传输,当slave检测到Stop便结束接收SDA数据线上的数据。表示一次传输结束。

图3 Stop信号

2.3 数据传输

   如下图所示,SDA必须在SCL为高期间保持稳定,在SCL为低期间跳变

图4 数据传输示意图

3.IIC读写

3.1Master给Slave写数据

 如下图所示,为IIC写示意图。

       1>.Master产生Start信号;

        2>.Master发送7bit的Device Address和1bit的写控制位;

        3>.当Master收到Slave的Ack后,Master发8bit的写数据Address;

        4>.当Master收到Slave的Ack后,Master发8bit的Data;

        5>.如果还需要继续发数据重复步骤4;

        6>.当数据发送完成后,Master需要发送stop信号给Slave。

图5 IIC写示意图

3.2Master读Slave数据

 如下图所示,为IIC读示意图。

       1>.Master产生Start信号;

        2>.Master发送7bit的Device Address和1bit的写控制位;

        3>.Master收到Slave的Ack后,Master发8bit的读数据Address;

        4>.Master收到Slave的Ack后,Master重新产生Start信号;

        5>.Master收到Slave的Ack后,Master发送7bit的Device Address和1bit的读控制位;

        6>.Master收到Slave的Ack后,Master接收Slave发送的8bit的Data;

        7>.Master接收完成数据之后,产生一个时钟周期的Nack信号。

        8>.Master向Slave发送一个stop信号,读操作完成。

图6 IIC读示意图

   

    

   

   

  • 1
    点赞
  • 20
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

justiess

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值