设计密钥
文章平均质量分 74
交流最广泛的技术,欢迎探讨
优惠券已抵扣
余额抵扣
还需支付
¥19.90
¥99.00
购买须知?
本专栏为图文内容,最终完结不会低于15篇文章。
订阅专栏,享有专栏所有文章阅读权限。
本专栏为虚拟商品,基于网络商品和虚拟商品的性质和特征,专栏一经购买无正当理由不予退款,不支持升级,敬请谅解。
竹海EE---(Mickey WMY)
欢迎技术交流
邮箱zhlhwmy@163.com
展开
-
M3 architecure
M3的安全性很一般,架构只是采用一个MPU实现对个别空间的访问权限管理。对于复杂的应用,需要多个工作模式,安全模式也有很多,M3在安全上只能算凑合水平。所有的处理器,大体上是一样的,只是在功耗,性能,安全,数据吞吐量直接进行各种折中而已。压缩指令的好处,节省空间,相对来说兼容压缩指令,硬件会设计多一些工作量。采用三级流水线,为了简单,常见的流水线5级,对于带有OOOB的12级较为常见,足可见M3的架构简化了很多。M3只支持AHB或者APB,不支持AXI ,显然不是为了大的数据吞吐量设计的。原创 2023-07-03 11:46:24 · 180 阅读 · 0 评论 -
竹海码路:深入理解uvm宏机制
本文以uvm_info宏来展开说明uvm宏机制。基础是uvm_report_object类的使用,该类继承uvm_object。理解uvm_info宏,需要了解uvm_report_info 和 uvm_report_enabled方法。uvm_report_enabled就像开关一样,管着是否输出信息。笔者可能说得较为笼统,大体意思是一样的。这里面有个比较抽象的东西,verbosit......原创 2018-02-27 17:09:40 · 2412 阅读 · 0 评论 -
lesson6------uvm基础索引
小编写本文就是为了方便查询UVM的基本组件。基本架构如下:利用uvm_top.print_topology()查看架构基本类框架如下:常用组件如下:verilog 想必做数字的工程师听起来不陌生吧。用verilog设计电路,效率相对较高,但是verilog 语言入门比较难。verilog语言仍有很多弊端。小编带领大家看一看verilog的变性人...原创 2018-02-25 17:22:12 · 785 阅读 · 1 评论 -
竹海设计:我眼中的ZYNQ
ZYNQ是一个神一样的存在,硬件设计师不需要绞尽脑汁去思考嵌入式应用如何移植BSP;同样软件工程师也不需要深入弄清楚硬件的实现原理和架构。听起来像是两全其美, 你觉得呢? ZYNQ到底好用吗?该如何用呢?如何开始呢?暂且放下放下这些疑问。你好我是竹海EE读了小编下文你就会有答案。ps7_cortexa9上的舞者1. zynq的结构如下图所示。麻雀虽小,五脏俱全。曾有人问我,这个图如何用。关于这个问题。这样回答可能合适。首先看看框框有几个,有没有注意到大的PS和PL。这个很重要。不要只..原创 2020-12-13 23:37:27 · 1256 阅读 · 8 评论 -
lesson2 ----------------------------- 超快速进位加法器设计
整体原理图如图所示考虑到进位链过长反而容易产生不稳定时序。延迟也比较大,本次采用4级网络设计,进位链的结构只有4级。如图所示,A B为加法器的输入信号,S为加法器的输出信号,其中S[16]是加法器进位输出。其中PG4模块为进位传播信号P和进位产生信号G的产生模块。和每一级的进位无关。Chain模块为曼彻斯特进位链进位信号产生模块,其输入为上文所提到的P和G信号...原创 2019-12-01 20:08:24 · 1465 阅读 · 2 评论 -
竹海设计:spetre仿真 (转载微信公众号:xy_ee)
有很多关于ic5141的仿真教程。随着时代的变迁,旧的软件已不能满足设计要求。为了很好的给初学者一个直观的印象,以下给出基于oa数据库的nmos输出特性仿真主要步骤。打开cadence后,首先新建一个库clib,如图1所示,注意选择attach to an existing technologylibrary选项,这样你就不用添加晶体管符号时,再添加model了,很方便。如下图所示......原创 2017-12-05 22:24:37 · 2774 阅读 · 0 评论 -
竹海设计:spetre实例(从amp设计来看待仿真的重要性)
如链接所示为小编曾经的关于高精度仿真的入门级文章。(声明:本文只是为学习者参考,禁止利用来产生商业价值)http://blog.csdn.net/weixin_41241296/article/details/78725704方针一个晶体管,看起来没啥用,和电路的设计差的还很远,实际并不是这样,只有对晶体管工作的机理了解的透彻,才能开始设计电路。这是基础中的基础。小编在这里以放大器设计为例......原创 2018-03-08 23:08:46 · 1788 阅读 · 0 评论 -
lesson4 ------------------FPGA系列(system generator环境认识篇)
system generator 就是FPGA处理算法设计的一个很好的工具。一提到算法,想必matlab不陌生吧。启动软件,打开的是matlab环境。看到了没有任何的错误报告,说明system generator 与matlab交互环境已搭建成功。敲击simulink3 命令查看安装的xilinx电路模型。具体如下所示。以最小系统为例,来简要说一下组件模型。下图为一基本组建模型。为了观察方便,必须...原创 2018-03-20 17:00:39 · 1734 阅读 · 8 评论