基于FPGA的SATA 3.0 Host 控制器

SATA Host Core可以集成到FPGA中,兼容SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)工业级接口标准,为SATA设备提供一种高效且易于使用的接口。

 

内核特性:

  1. 兼容SATA 3.0规范
  2. 支持SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)操作
  3. Phy Layer包含FPGA Transceiver,支持时钟恢复,8B/10B编解码,字节排序和对齐以及OOB信令
  4. Link Layer支持成帧,解帧,流量控制,通信握手序列,扰码,CRC等
  5. Transport Layer支持FIS构造,FIS解析,错误重传等,FIS包含Register FIS,PIO Setup FIS,DMA Activate FIS,Data FIS等
  6. Command Layer支持各种各样的FIS序列交互,命令类型包括Reset,DATA SET MANAGEMENT(Trim),PIO Data-In,PIO Data-Out,DMA-In,DMA-Out等
  7. Application Layer包含SATA设备自检,SATA设备Identify,DMA控制器等
  8. 支持SATA设备带电热插拔
  9. 支持N个SATA设备(N取决于FPGA GT数量),无缝连接到Raid Controller
  10. 易于集成的同步,可综合Verilog设计
  11. 通过完全验证的SATA IP

 

对外接口:

  1. 简易的Valid-Vector形式的命令/地址控制总线接口
  2. 简易的Done-Vector形式的命令状态总线接口
  3. 标准的FIFO或Streaming接口的流式数据总线
  4. 标准的RAM接口的块式数据总线

 

性能指标:

  1. SATA 3.0 Core:连续写入速度大于520MB/s,连续读取速度大于550MB/s
  2. SATA 0 Core:连续写入速度大于240MB/s,连续读取速度大于250MB/s

 

资源使用(XC7K325T为例):

  1. LUTs:3850,FFs:4320,BRAMs:16,GT : 1

 

可交付资料:

  1. 详细的用户手册
  2. Design File:Post-synthesis EDIF netlist or RTL Source
  3. Timing and layout constraints,Test or Design Example Project
  4. 技术支持:邮件,电话,现场,培训服务

 

联系方式:

Email:neteasy163z@163.com

 

SATA Host Controller Block Diagram

 

  • 3
    点赞
  • 30
    收藏
    觉得还不错? 一键收藏
  • 4
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值