自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(9)
  • 收藏
  • 关注

原创 VIM常用命令

以下所有操作参考自vimtuto1、删除操作1、x:删除光标所定位字符(character)2、d$:删除该行中光标所定位字符之后所有的字符(包括光标所定位的字符)3、dw:删除光标定位下的一个单词(word)4、d2w:删除两个单词5、dd:删除一行(不会留空),并储存在vim register(vim剪贴板)中6、2dd:删除两行(不会留空),并储存在vim register(vim剪贴板)中7、D:删除一行(会留空)8、2D:删除两行(会留空)2、插入操作1、i:insert2

2022-05-17 14:58:47 1602

原创 Python内嵌C函数

Python内嵌C语言函数1、C函数撰写与封装流程2、Python调用C语言函数流程1、C函数撰写与封装流程IDE Tool: Microsoft Visual Studio流程:创建 “动态链接库(DLL)” Project.在源文件 – pch.cpp文件中 include C函数所需的头文件以及C函数。在头文件 – pch.h 文件中加入“extern “C” _declspec(dllimport) 函数名”选择编译器(X86: 32bit; X64: 64bit), 取决于p

2021-08-29 19:00:30 240

原创 基于vivado2017.4的 pynq-z2 overlay设计流程

1、创建工程2、创建block design3、添加自定义ip的路径,以便在block design中调用4、在block design中添加各个ip(vivado自带)5、配置GPIO,并自动连线,优化路径6、添加自定义ip,并连线7、生成HDL wrapper、综合、生成bit流8、生成.tcl文件9、将此路径下的.bit文件复制出来,并重命名,与.tcl名字要一致10、登陆jupyter,创建一个文件夹,将.bit、.tcl文件上传至pynq端,创建python文件

2020-08-03 17:45:33 632

原创 基于vivado2017.4的 创建自定义ip流程

1、创建工程2、编写design source文件,保存并仿真3、进入该工程路径,创建一个ip文件夹,并将.v文件复制到该文件夹4、进入创建IP的向导5、6、选择步骤3创建的文件夹7、IP创建完成!!!!!...

2020-08-03 16:37:51 496

原创 基于vivado2017.4的 pynq-z2 PS端调用PL端接口流程(AXI_GPIO为例)

1、用board file pynq-z2创建工程2、创建zynq IP3、加入两个AXI GPIO IP,并进行设置3.1一个IP作为4个PL端的led输出3.2另一个IP作为PL端的1位button输入4、点击自动连接重新布线5、配置zynq ip,加入中断端口,并连接button的中断6、再次点击两个ip,将板子接口改为自定义,并重新进行ip配置,参照步骤37、修改端口名字,并保存设计8、生成HDL wrapper9、编写约束文件,进行引脚分配,4个LED p

2020-07-30 21:14:45 1184

转载 基于vivado2017.4的 pynq-z2 PS端设计流程(不涉及PL端)

转载:https://blog.csdn.net/Mculover666/article/details/83033918

2020-07-30 18:29:40 305

原创 基于vivado2017.4的 pynq-z2 PL端ILA(内嵌逻辑分析仪)的使用

1、生成ILA IP2、首先修改ip名字,其次确定探针数量3、修改探针的位宽4、生成ila的输出文件,修改cpu核心数5、打开ila的层级关系6、打开ila.v文件,找到ila模块7、对ila进行例化,并保存,同时source窗口会自动更新层级关系(updating)8、生成bit文件9、成功生成bit文件10、下载到开发板11、点击运行触发器12、点击运行触发器。黄框代表触发器的状态13、添加探针14、选择触发条件、进制、值...

2020-07-27 20:39:47 667

原创 基于vivado2017.4的 pynq-z2 PL端设计流程

1、创建工程2、创建编写.v文件(design source)3、仿真4、综合5、生成bit文件6、下载到板子上end…

2020-07-27 16:54:00 1019

原创 Quartus II 13.0与modelsim的联合仿真!

Quartus II 13.0与modelsim的联合仿真!1、创建工程,进行工程配置2、写Verilog代码,以及testbench3、Tools —> Options —> EDA Tools Options,选择modelsim的安装路径4、Assigments —> Settings —> Simulation第三步导入testbench步骤:5...

2020-01-21 15:48:07 4478

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除