工作日志:2020/11/10 同步突发模式的FIFO调试

本文记录了在FPGA中验证同步突发模式写FIFO功能的实现过程。通过分析16x32位深度的写FIFO,探讨了如何在突发模式下进行数据传输,并提出了关于写数据FIFO和写地址FIFO大小的疑问。作者尝试了不递增地址,仅递增数据的方式进行传输,以6个数据为例,观察到数据被分成了3次突发传输。
摘要由CSDN通过智能技术生成

目标:

  1. 验证写FIFO功能的实现。

  2. 尝试读模式能不能也使用写FIFO来实现

  3. 用DMA实现突发读功能

一、验证写FIFO功能的实现

文档说明:

  • 写FIFO:16 x 32 深度写 FIFO
  • 写 FIFO 由所有存储控制器所共用,包括:

· 写数据 FIFO,用于存储要写入存储器的 AHB 数据(最多 32 位)以及 AHB 传输的一个控制位(突发或非连续模式)。

· 写地址 FIFO,用于存储 AHB 地址(最多 28 位)以及 AHB 数据大小(最多 2 位)。在突发模式下工作时,将仅存储起始地址,但越过页边界时除外(适用于 PSRAM 和SDRAM)。在此情况下, AHB 突发传输将分成两个 FIFO 条目。

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值