新建SignalTap
在Quartus里点击Tools,下拉框中选择SignalTap II Logic Analyzer
点开后的界面如下:
1.选择硬件:
再选择.sof文件:
选择工程下的.sof文件:
2.选择时钟:
3.选择时钟的Filter类型:
SignalTap II:pre-synthesis和SignalTap II:post-fitting都可以。
默认选择SignalTap II:post-fitting。
然后点击List。
选择PIN_G21,即50M的CLK。
选择完成点击OK,在弹框时选择Yes。
4.选择采样宽度:
要想看得更多波形,选择的位数多一些,这里选4K。
5.添加要观察的信号。
双击左侧空白框。
在弹出的框内选择Filter,一般选择:SignalTap II:pre-synthesis
再点击左侧的List。
在Mathing Nodes:中选择要观察的信号,并添加进来
此时会出现这个现象:
再点击编译。
这时可以改名后进行编译。
6.烧录程序。
编译完成后,烧录即可:
烧录完成后,点击运行即可观察信号。
对信号设置:
可以看到波形图:
需要注意:
每次修改后都要重新编译,每次编译完成后都要重新烧录程序。