主存与CPU的连接
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/301961de30cd5e6ab2bfe6d3a825118b.png)
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/4cb6dd3995447040ac28397fc3c8590f.png)
地址线:A
片选线:CS
读写控制线:WE
数据线:D
主存容量扩展——位扩展
通过CPU控制存储单元
![[Pasted image 20210421194921.png]]
因为CPU有8为数据,所以需要8个这样的芯片,这样8片芯片组成的存储器相当于一个
8
K
∗
8
位
8K*8位
8K∗8位的存储器
主存容量扩展——字扩展
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/bae5d42f5fd14cd984faeebb0df48801.png)
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/857035b5f660b6e712ded55d9cb0266c.png)
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/4995c55d7eeb8fa37f26a60e62e94017.png)
Enable:使能,类似于CS,控制译码器的工作状态
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/12e75ef50bdab98374e26adf99aeb899.png)
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/f69df17b7444457cc79c941e39618588.png)
线选法 | 译码器片选法 |
---|
n条线–>n个片选线 | n条线–>
2
n
2^n
2n个片选信号 |
电路简单 | 电路复杂 |
地址空间不连续 | 地址空间可连续,可以增加逻辑设计 |