- 博客(3)
- 收藏
- 关注
原创 自举电路笔记
Q2关断,Q1导通时,若没有Cboot,则Q1无法构成回路,类似“悬浮”状态,Cboot加在芯片VB和VS端,相当于电流源,放电,构成回路。原因:高端mos关断时,由于负载电感电流不能突变,因此Q2的内部续流二极管工作,构成地-Q2续流二极管-Lload-地的回路,由于D1正向偏置,因此C点电位<地,即Vs为负压,此时Vdd会瞬间给Cboot充电,而Cboot上的压降最高可达Vdd+Vs幅值,若Vs过大,则电容可能会被击穿。(2)信号丢失:Vs过大,超过最大额定值,栅极驱动电路会造成损害,出现信号丢失。
2024-09-04 13:51:36 965
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人