DCDC总结(一)

一、DCDC电源概述

1.概述

1.1DCDC电源模块可以直接贴装在印刷电路板上的电源供应器,有降压和升压两种,其特点是可为专用集成电路(ASIC),数字信号处理器(DSP)、微处理器、存储器、现场可编程门阵列(FPGA)及其他数字或模拟负载提供供电。

1.2开关电源主要是由输入电磁干扰滤波器(EMI)、整流滤波电路、功率变换电路、PWM控制电路、输出整流滤波电路组成。辅助电路有输入过欠压保护电路、输出过欠压保护电路、输出过流保护电路、输出短路保护电路等

2.开关电源电路设计要点

2.1电感的取值:电感的取值越大,对纹波的衰减作用越强;但占用PCB的面积较大,不能灵敏的实现输出电压的反馈,动态效果差。

2.2开关频率:开关频率越高,则电感和电容的值越小,但开关频率越高,电源电路的功耗也越大,也不利于EMI的抑制。

2.3功耗:等效DCR越大,功耗越大

2.4纹波和噪声:纹波指的是电源波动中5Mhz以下的低频段,噪声指的是电源波动中5Mhz以上的高频段。为了减少这些纹波和噪声,可采用增加滤波电容和磁珠。

2.5上电顺序:可采用缓启动电路,利用电源芯片上的EN引脚

3.DCDC-BUCK工作原理

4.DCDC设计步骤参考

4.1芯片手册的下载

关键信息读取

了解当前芯片的电压范围 ;了解当前芯片的电流大小;通过管脚功能表了解芯片的管脚作用

4.2原理图分析

分析原理图,对电源的输入路径、输出路径、反馈路径进行分析,找出其电源流向的主干道

4.3布局

按照Datasheet中推荐内容,将电源芯片放置到合适位置

先摆放输入/输出主干道上的器件

摆放器件时注意主干道尽量按照一字或者L型进行布局

在摆放器件时,器件布局尽量紧凑,使电源路径尽量短

注意流出打孔和铺铜的空间,以满足电源模块输入/输出通道同流能力

滤波器件需要放置,且在放置时滤波电容路径上保持先大后小原则

对于输出多路的开关电源尽量使相邻电感之间垂直放置,大电感和大电容尽量布置在主器件上面

二、DCDC分压电阻

1.分压电阻取值影响

1.1效率

对低功耗 DC / DC 转换器而言,典型的电阻式反馈设计均要求分压器电阻器(R1+R2)具有非常大的总电阻(高达1MΩ)。这样可以最小化反馈分压器的电流。该电流会加到负载上.因此如果反馈分压器电阻较小,则电池必需为相同负载提供更多的电流和功率。这样一来,效率也就更低。这种状况并不理想,特别是在一些需要长电池使用时间的便携式应用中。

1.2输出电压精度

选择的电阻过大则会影响转换器的输出电压精确度,因为存在进入转换器反馈引脚的漏电流。

1.3噪声敏感性

电阻式分压器是转换器的一个噪声源。分压器使用大电阻值时,这种噪声增加。大电阻会使更多噪声耦合进入转换器中。

1.4稳定性

理想状态下,在使用网络分析仪测量时,一个稳定的转换器应有至少45°的相位裕量。这么大的相位裕量降低甚至消除了输出电压振铃,从而防止输入电压瞬态或者负载瞬态期间对电压敏感型负载的破坏。根据不同的控制拓扑,产品说明书可能会要求或者建议电阻式反馈网络使用前馈电容( CFF )。给电阻式分压器添加前馈电容可产生零点和极点,增加转换器的相位裕量和交叉频率,从而获得一个更高带宽、高稳定性的系统。

2.分压电阻取值建议

通常FB反馈处的分压电阻都采用K级,10K级或上百K的阻值,阻值越大,越容易受干扰,应远离各种噪声源如电感、SW、续流二极管等

三、DCDC电感

1.电感介绍

基础参数:主要包括电感量L,直流等效电阻DCR,饱和电流Isat,温升电流Irms,自谐频率SRF,品质因数Q.设计时要注意判断电感的饱和电流定义+值(很重要)。内阻DCR越小越好,饱和电流越大越好(不同厂家定义不一样,一定要查看是不是感量下降30%时的电流)

2.感量L影响

当功率电感饱和时,电感值会下降,电感值下降,其稳流能力跟着下降,亦即Ripple会加大,进而加强EMI辐射干扰。所以饱和电流值特别重要。

3.pcb layout

DCDC工作时,流经电感的电流时变化的,变化的电流产生磁感线,在导体表面磁感线会形成闭合磁回路。部分磁会溢出到空气中,如果这个时候铺铜的话,铜皮在变化的磁场中,感应出涡流,多多少少会存在一点反向磁场,抵消电感的一些磁场,进而影响到电感的感量,但同时可减少电感磁场对外界的散发,对EMI有益。然而涡流的产生必然会带来热量,其也致使了电源效率的降低。

而如果不选择铺铜的话,磁感线将会穿过PCB,干扰到板层中的信号。除此之外,还会产生EMI问题。但对于电感的使用以及电源的效率比铺铜时有益。 采用一体成型电感,PCB表层选择不铺铜,二三层开始铺铜,其余层投影区避开敏感的信号线与电源走线。多用于系统BUCK电路上,铺铜导致的电感感值的影响极大可能会影响BUCK的输出,进而影响系统的稳定性。即使不铺铜会导致部分漏磁进入PCB产生干扰影响,但是这部分磁也是极少的,只要走线规避好,完全可以降低这种影响。同时,切记在一些特殊的产品上,须在结构壳体装上强磁器件的,强磁要远离系统BUCK等其他作用的电感,因为强磁器件带来的磁场会极大干扰电感感值进而影响相关电路稳定性。

四、DCDC layout

1.DCDC Layout优先级——输入回路 > 输出回路 > 电感

2.DCDC layout要点

还有一些说法: 输出电容可以离非屏蔽/半屏蔽电感稍远一些;全屏蔽电感下方不用挖空

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值