1.按键消抖原理:
流程框图:按键内部就是一个弹片,弹片正常状态是弹起的。当没有按下时,由于上拉电阻FPGA管脚输入的是确定的高电平;当被按下时,管脚与GND接通变成低电平。
抖动波形分析:理想型波形按下按键时有完美的一个下降沿,释放时有一个完美的上升沿。
但实际波形在按下和释放时,都有不超过20ms的抖动。
为什么消抖:由于FPGA时钟频率很高,采样很快,所以抖动会被FPGA视为多次按下按键。因此对于这两次抖动不稳定期进行滤波(也就是消抖)是必要的。
2.按键消抖状态图分析:
3.如何进行外部信号边沿检测:
其实就是一直盯着电平的变化,如果前一时刻是高,下一时刻是低,则是产生了一个下降沿。方法是用两个寄存器,先对前一个时钟的电平寄存,再对下一个时钟的电平寄存,再将两个寄存器进行逻辑比较。
4. RTL程序:
5.testbench测试文件:
这里的“抖动模拟”可以采用官网提供的随机数产生函数,也可以自己手动设定。