FPGA中的Logic Cells, Logic Slices, Configurable Logic Blocks and Gates 的定义

一个逻辑单元(logic cell) 包含了一个查找表,一个触发器和与附近单元的连接电路。查找表使用组合逻辑实现了一个4输入的逻辑表达式(与,或,与非,加等)。

一个逻辑片(logic slice) 包含了2个逻辑单元。Xilinx公司的计算结果接近每个逻辑片中包含2.25个逻辑单元,因为它们比其它的构架能配置更多的可配置逻辑模块(CLB)。

一个可配置逻辑模块(configurable logic block CLB) 包含了4个逻辑片。这样的组合构架能使最终系统的逻辑执行性能得以提升。

Xilinx FPGA还有其它组成,比如44个内存模块,每个模块提供2KB的存储量,另外还有乘法器等。

门(Gate) 的数量用来表示内存模块,逻辑单元,乘法器等资源的总数。需要注意的是,FPGA中的门数并不等同于ASIC中门数,例如,FPGA中的1M个门粗略等于ASIC中的100K个门。

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值