自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

  • 博客(18)
  • 资源 (19)
  • 收藏
  • 关注

原创 Verilog中的UDP

概述Verilog HDL语言提供了一种扩展基元的方法,允许用户自己定义元件(User Defined Primitives,UDP)。通过UDP,可以把一块组合逻辑电路或者时序逻辑电路封装在一个UDP内,并把这个UDP作为一个基本的元件来使用。需要注意的是,UDP不能综合,只能用于仿真。UDP的定义与调用UDP定义的语法和模块定义类似,但由于UDP和模块同属于同级设计,因

2017-12-29 08:53:17 2595

原创 FPGA中的“门”

逻辑门在ASIC的世界里,衡量器件容量的常用标准是等效门。这是因为不同的厂商在单元库里提供了不同的功能模块,而每个功能模块的实现都要求不同数量的晶体管。这样在两个器件之间比较容量和复杂度就很困难。解决的办法是给 每个功能赋予一个等效门数值,就比如“A功能模块等价于5个等效门,B功能模块等价于3个等效门···”。下一步就是统计每个功能模块,把他们转换成相应的等效门值,把这些值相加,然

2017-12-28 10:04:14 2963

原创 反馈的基础概述

反馈反馈也称为”回授”,广泛应用于各个领域。例如,在行政管理中,通过对执行部门工作效果(输出)的调研,以便修订政策(输入);在商业活动中,通过对商品销售(输出)的调研来调整进货数量(输入);在控制系统中,通过对执行机构偏移量(输出量)的监测来修正系统的输入量;等等。上述例子表明,反馈的目的是通过输出对输入的影响来改善系统的运行状况及控制效果。在电子电路中,将输出量(输出电压或输出电

2017-12-25 10:39:00 789

原创 集成运放四种组态

四种组态:在由集成运放组成的负反馈放大电路中,反馈量若取自输出电压,则称为电压反馈;若取自输出电流,则称为电流反馈。反馈量与输入量若以电压方式相叠加,则称为串联反馈;若以电流方式相叠加,则称为并联反馈。因此,交流负反馈有四种组态,即电压串联、电压并联、电流串联和电流并联,因此也称为交流负反馈的四种方式。电压串联负反馈如上图所示电路均采用电阻分压的方式将输出电压的

2017-12-23 10:12:18 4479

原创 阻抗匹配处理方式

关于阻抗匹配的处理方式串联端接方式 靠近输出端的位置串联一个电阻,要达到匹配效果,串联电阻和驱动端输出阻抗的总和应等于传输线的特征阻抗Z0。在通常的数字信号系统中,器件的输出阻抗通常是十几欧姆到二十几欧姆,传输线的阻抗通常会控制在50欧姆,所以始端匹配电阻常见为33欧姆电阻。     当然要达到好的匹配效果,驱动端输出到串联电阻这一段的传输路径最好较

2017-12-22 08:54:12 435

原创 关于阻抗匹配的理解

最近在做微小信号经过运放放大时,再次让我感受到阻抗匹配的重要性。经过一天的研究以及整理,小编总结出一下关于阻抗匹配的一些理解。介绍阻抗匹配之前,离不开两个词,输入阻抗和输出阻抗。前期的文章已经介绍过输入阻抗和输出阻抗,这里就不再赘述。阻抗匹配阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。阻抗匹配分为低频和高频两种情况讨论。 先从直流电压源驱动一个负载入

2017-12-21 09:20:48 1451

原创 关于输入阻抗和输出阻抗的理解

输入阻抗输入阻抗(input impedance)是指一个电路输入端的等效阻抗。在输入端上加上一个电压源U,测量输入端的电流I,则输入阻抗Rin就是U/I。你可以把输入端想象成一个电阻的两端,这个电阻的阻值,就是输入阻抗。在同样的输入电压的情况下,如果输入阻抗很低,就需要流过较大电流,这就要考验前级的电流输出能力了;而如果输入阻抗很高,那么只需要很小的电流,这就为前级的电流输出能力

2017-12-20 08:57:01 5711

原创 电压跟随器的一点理解

电压跟随电路电压跟随器是共集电极电路,信号从基极输入,射极输出,故又称射极输出器。基极电压与集电极电压相位相同,即输入电压与输出电压同相。这一电路的主要特点是:高输入电阻、低输出电阻、电压增益近似为1,所以叫做电压跟随器。电压跟随器电路电压跟随器作用及特点:那么电压跟随有什么作用呢?概括地讲,电压跟随器起缓冲、隔离、提高带载能力的作用。  共集电路的

2017-12-19 09:11:25 28579 2

原创 理解单端,全差分、伪差分

单端信号:单端信号(single-end)是相对于差分信号而言的,单端输入指信号有一个参考端和一个信号端构成,参考端一般为地端。 ADC单端输入比如说UART232串口中,发送端TXD,接收端RXD,参考端是地,GND,是典型的单端信号输入输出。单端输入时,是判断信号与 地的电压差。 RS232单端信号接口示意图差分信号:差分

2017-12-18 20:55:20 9443

原创 全差分运放浅析

全差分放大器(Fully-Differential)是一种应用在将单端信号转换为差分信号,或者将差分信号转换为差分信号的芯片。全差分放大器的配置特点,就是全对称匹配。即两侧输入阻抗配置完全一致(阻抗包括源内阻),反馈配置完全一致。因此,无论你配置到多大增益,两者都是各担一半;差分输出。单端输入和差分输入的区别就在于一端接GND,其实搭建电路时和单端运放时就多了一个相同反馈回

2017-12-16 09:00:32 7050

原创 FIR滤波器和IIR滤波器的区别

数字滤波器广泛应用于硬件电路设计,在离散系统中尤为常见,一般可以分为FIR滤波器和IIR滤波器,那么他们有什么区别和联系呢。  FIR滤波器  定义:  FIR滤波器是有限长单位冲激响应滤波器,又称为非递归型滤波器,是数字信号处理系统中最基本的元件,它可以在保证任意幅频特性的同时具有严格的线性相频特性,同时其单位抽样响应是有限长的,因而滤波器是稳定的系统。  特点:

2017-12-14 09:17:51 3776

原创 FIR滤波器相关解释

LTI(Linear Time-Invariant)线性时不变:线性时不变系统是根据系统输入和输出是否具有线性关系来定义的。满足叠加原理的系统具有线性特性。线性满足y=kx函数。根据系统的输入和输出关系是否具有线性来定义 满足叠加原理的系统具有线性特性。即若对两个激励x1(n)和x2(n),有T[ax1(n)+bx2(n)]=aT[x1(n)]+bT[x2(n)],式中a、

2017-12-13 08:50:23 12452

原创 FIR数字信号滤波器

数字滤波器在信号处理领域中,对于信号处理的实时性、快速性的要求越来越高。而在许多信息处理过程中,如对信号的过滤、检测、预测等,都要广泛地用到滤波器。其中数字滤波器具有稳定性高、精度高、设计灵活、实现方便等许多突出的优点,避免了模拟滤波器所无法克服的电压漂移、温度漂移和噪声等问题,因而随着数字技术的发展,用数字技术实现滤波器的功能越来越受到人们的注意和广泛的应用。其中有限冲激响应(F

2017-12-12 10:00:25 3424

原创 图像中的插值

内插是在诸如放大、收缩、旋转和几何校正等任务中广泛应用的基本工具。从根本上看,内插是用已知数据来估计未知位置的数值的处理。用一个简单的例子开始讨论该话题。假设一副图像大小为500X500的像素放大到1.5倍到750X750像素。一种简单的放大方法是创建一个假想的750X750网格,它与原始图像有相同的间隔,然后将其收缩,使它准确的与原图像匹配。显然,收缩 后的750X750网格的像素间隔要

2017-12-11 09:25:40 726 1

原创 对DDS的深度认识

我知道,我对与电子有关的所有事情都很着迷,但不论从哪个角度看,今天的现场可编程门阵列(FPGA),都显得“鹤立鸡群”,真是非常棒的器件。如果在这个智能时代,在这个领域,想拥有一技之长的你还没有关注FPGA,那么世界将抛弃你,时代将抛弃你。本公众号作者ALIFPGA,多年FPGA开发经验,所有文章皆为多年学习和工作经验之总结。DDS是直接数字式频率合成器(Direct Digital S

2017-12-07 10:44:33 3902 2

原创 嵌入式媒体处理(EMP)中的编码和解码

很多视频压缩算法都存在着竞争,都想获得业界和消费者的认可。它们的出现反映了一种趋势,即从单个设备上专门存储和播放媒体转向所谓流媒体概念,也就是说媒体内容在由无线或有线网络连接的媒体节点之间流动。这些传输网络可能是低带宽的,也有可能是高带宽的,最重要的是流媒体内容要与传输媒介协调一致。否则,用户体验是和糟糕的——移动缓慢的视频、音频以及巨大的处理延迟。 同等画质下对压缩带宽的估计

2017-12-06 09:50:22 540

原创 FPGA噪声干扰

在FPGA高速AD采集设计中,PCB布线差会产生干扰。今天小编为大家介绍一些布线解决方案。1、信号线的等长以SDRAM或者DDRII为例,数据线,命令线,地址线以及时钟线最好等长,误差不要超过500mil。上图是FPGA与SDRAM布线,时钟频率设定为125M,为了等长可以走蛇形线。蛇形走线虽然可以做到走线等长,但同时也占用更多的PCB面积。蛇形线没有所谓滤

2017-12-04 13:22:34 2744

原创 视频压缩概述

我知道,我对与电子有关的所有事情都很着迷,但不论从哪个角度看,今天的现场可编程门阵列(FPGA),都显得“鹤立鸡群”,真是非常棒的器件。如果在这个智能时代,在这个领域,想拥有一技之长的你还没有关注FPGA,那么世界将抛弃你,时代将抛弃你。本公众号作者ALIFPGA,多年FPGA开发经验,所有文章皆为多年学习和工作经验之总结。视频压缩视频数据是极其消耗存储空间的,而且最可怕的是它

2017-12-01 09:40:50 779

STM32射频例程

STM32单片机驱动射频芯片资料,工程例程,包含文档说明

2018-09-12

STM32-FM1702

STM32单片机驱动射频芯片FM1702,C语言实现,包含C文件和H文件

2018-09-12

STM32 USB_HID实现

STM32以HID方式实现USB与上位机通信,C语言实现,可直接应用。

2018-09-12

ARM协处理器

ARM9 中MUU的工作原理,详细介绍了MUU工作的原理

2012-09-12

并口JTAG电路

将并口转换为JTAG接口的原理图,实用可靠

2012-09-12

volatile_unsigned_int

嵌入式C语言开发必用,volatile_unsigned_int详解

2011-09-09

s3c2440LCD控制器详解

s3c2440LCD控制器寄存器设置详解以及代码分析

2011-09-08

嵌入式 C语言

嵌入式C语言编程,手把手交ARM2440C语言程序。

2011-09-08

s3c2440 20

三星s3c2440芯片 中文手册 第20章

2011-08-29

s3c2440a 21

三星s3c2440 ARM9 第21章 详细中文资料

2011-08-29

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除