FPGA ISP SmartBlur去噪

4 篇文章 0 订阅

FPGA ISP SmartBlur去噪

这个算法对图像有一定的包边去噪效果,在FPGA上实现起来复杂度较低,下面先给出Matlab核心代码:

%% 浮点仿真

cent_x = ceil(Rad/2);
cent_y = ceil(Rad/2);
roi = zeros(Rad, Rad);
SimCnt = 0;
img_out = img_in;
for ch = 1:1:d
    for rows = 1:1:m-Rad
        for cols = 1:1:n-Rad
            SimCnt = 0;
            SimAcc = 0;
            roi = img_in(rows:rows+Rad-1,cols:cols+Rad-1, ch);
           %% 相似点匹配
            for ii=1:1:Rad
               for jj=1:1:Rad
                    if abs(roi(ii, jj)- roi(cent_x,cent_y)) < Th
                        SimCnt = SimCnt + 1;
                        SimAcc = SimAcc + roi(ii, jj);
                    else
                        SimCnt = SimCnt;
                        SimAcc = SimAcc;
                    end  
               end
            end
            %% 均衡
            img_out(rows, cols, ch) = SimAcc/SimCnt;
        end
    end
end

在FPGA实现的过程中,其思路如下:

  • 控制linebuffer形成矩阵N*N矩阵
  • 矩阵内所有元素减去中心元素,求绝对值
  • 统计绝对值小于门限的像素个数,同时将这些像素累加
  • 求均值

如果仿真觉得对效果,回来给个赞!!!

  • 1
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值