自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

小孟同学的博客

欢迎SI的朋友多沟通、多交流、勤走动,多联络。

  • 博客(143)
  • 资源 (3)
  • 收藏
  • 关注

原创 PCIe6.0 AIC金手指和板端CEM连接器信号完整性设计规范

金手指部分的SI设计,金手指部分最中间两层GND的延伸,这一点延续了PCIe5.0的要求。对于支持32GT/s及以上速率的AIC,最中间两层GND必须从板内走线区域延伸到整个金手指区域,而且金手指表面铜皮距离内层GND深度至少0.52mm,也就是叠层中从TOP层的铜皮到最中间GND层至少约20.5mil的距离。

2024-09-27 10:08:30 1156

原创 HFSS中看TDR波形详细设置以及相关的解释

时域反射测量(TDR)中心思想就是用阶跃函数作为激励,应用在模型上,并检查反射随时间的变化。在检查时域之前,必须对driven solution(Modal、Terminal或Transient)执行插值扫描。然后,可以从“report”对话框中的“Domain”列表中选择“Time”。还需要指定输入信号是step还是Impulse。

2024-09-24 16:56:52 1293

原创 信号完整性仿真中关于铜箔粗糙度的三篇文献

在信号完整性仿真中,需要设置铜箔粗糙度模型,本文主要介绍了主要的仿真模型,以及参考文献。

2024-09-10 19:46:59 294

原创 信号完整性分析基础:讲一讲PCB叠层设计(纯干货)

对于带状线,尽量保证上下介质均匀,可以有效控制串扰(感性和容性耦合所产生的远端串扰的大小相等,极性相反,正好相互抵消)其次,尽可能让传输线和近端参考平面之间为Core,从下图叠层的结构可以看出,差分线一侧是Core,即Er1所在的位置,另一侧是PP,即Er2所在的位置。Core的厚度H1是固定的,压合前后不会变化,但是PP在压合之后厚度H2会有变化,所以我们最好能够让Core的另一个面作为差分线的近端参考平面,这样能够保证差分线距离参考平面的距离保持稳定,有助于控制阻抗。

2024-04-11 09:35:20 1960

原创 传输线和串扰(二):近端串扰和远端串扰,串扰的描述

信号和返回路径之间的实际电容和环路电感及其相对应值沿着传输线的长度均匀分布。对于均匀的耦合传输线,每个长度的值描述传输线和耦合。如下所示,这些值可以显示在矩阵中,并且可以缩放和扩展该矩阵形式以表示任意数量的耦合传输线。在一些模拟器中,这种矩阵表示是描述耦合的基础,即使实际的模拟引擎使用真实的分布式传输线模型。

2024-03-23 10:08:25 850

原创 传输线和串扰(一):串扰的叠加以及耦合的起源

减少串扰的互连工程是指减少两个信号路径和返回路径对之间电场和磁场边缘场的重叠。这通常通过两种方式完成。首先,可以增加两条信号线之间的间距。其次,可以使返回平面更靠近信号线。这将使边缘场线更靠近平面耦合,并且更少的泄漏到相邻信号线。

2024-03-23 10:03:12 1794

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(十一):提升传输线的眼图以及均衡技术的应用

使用任何均衡技术都要求互连的失真是可预测和可重复的,也就是说必须提前知道具体的叠层信息。均衡方法是补偿有损互连的强大技术,适用于高速互联链路。

2024-03-23 09:52:15 576

原创 信号完整性的S参数:频率响应、脉冲响应和卷积(一)

信号完整性主要关注时域,分析也主要是基于波形,这个波形可以是一个系统的输入或源波形,也可以是系统的输出波形——系统处理后的输入波形。

2024-03-15 10:14:41 798

原创 亲测可用,解决PowerPoint无法从所选的文件中插入视频和HEVC扩展问题。

使用苹果手机录制的视频插入到PPT时会有弹窗,说是PowerPoint无法从所选的文件中插入视频,确认有没有安装对应的编码器。

2023-12-22 09:25:36 3601

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(十):有损传输线在时域中的表现

如果高频衰减大于低频衰减,随着信号传输,上升时间将会增加。上升时间通常定义为边沿在最终值的10%到90%之间过渡的时间。这假设信号的边缘轮廓看起来有点高斯分布,中间是最快的斜率区域。对于该波形,10%−90%的上升时间是有意义且有价值的。然而,由于有损线路的衰减性质,上升时间会失真,并且波形不是简单的高斯边缘。波形的初始部分速度较快,上升沿有很长的尾部。如果我们仅使用一个数字(例如10−90上升时间)来描述上升时间,那么我们对于信号何时达到与触发阈值相关的电平会有一种扭曲的感觉。

2023-11-18 15:15:49 772

原创 使用ADS进行serdes仿真时,Tx_Diff中EQ的设置对发送端波形的影响。

在发送端均衡设置中,有pre Cursor和Post Cursor等选项,主要研究这些选项的改变对最终输出波形的影响。

2023-11-18 15:09:47 1230

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(九):互连的带宽

这表明,对于有损传输线,如果信号的上升时间不会明显降低超过25%,则固有互连上升时间必须小于输入上升时间的50%。如果信号的初始上升时间为100皮秒,则固有互连上升时间应小于50皮秒。如果它更长,我们最终将导致输出上升时间大大增加。

2023-11-04 13:53:18 468

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(八):有损传输线的测试

如果传输线的特性阻抗不同于50欧姆,则会出现明显的反射,并且根据传输线的长度,S参数中将会出现周期性模式,因为正弦波会因长度而产生谐振线路和阻抗不连续性。然而,如果我们知道线路的特性阻抗以及末端过孔或连接器的模型,我们就可以解释所有这些影响。

2023-11-04 13:49:22 346

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(七):有损传输线的衰减

FR4型层压板的介电损耗约为0.1dB/英寸/GHz。这与线路的阻抗或任何几何特征无关,仅与材料特性有关。这个简单的经验法则可以快速评估通道中的预期损失。然而,这仅包括介电损耗。在较窄线路的情况下,导体损耗可以贡献等量的损耗。典型信道的衰减约为0.1至0.2dB/英寸/GHz。

2023-10-31 19:29:21 2681 8

原创 SI基础知识:说一说玻纤布规格(如1078)的具体含义,以及等效Dk计算

树脂和玻纤布的Dk差异很大,E-glass的Dk大约在6.8,low-Dk glass大概在4.8,而大多数PCB材料所用的树脂Dk是2.7-3.0,所以不管是常规的E布和low-Dk玻布,其Dk都是跟树脂有很大差异的。当差分对中的一条线分布在玻纤束上,另一条分布在开窗上时(即分布在树脂上),两条线的电场会穿透不同的材料,感知到的Dk也会不同,结果就是差分对内产生skew,Dk差异越大,skew越大。

2023-10-19 15:34:52 3297 2

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(六):衰减和dB

线路中的损耗对信号的主要影响是当信号沿线路长度传播时幅度减小。如果将幅度为V的正弦波电压信号引入传输线,则其幅度将随着传输线向下移动而下降。图9-16显示了如果我们可以冻结时间并观察直线上存在的正弦波,则正弦波在不同位置可能会是什么样子。这是针对40英寸长、50欧姆FR4微带(迹线宽度为10毫英寸)上1GHz正弦波的情况。

2023-10-16 16:40:14 1671

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(五):有损传输线的特性阻抗和信号传输速度

损耗的影响是使较低频率比较高频率的速度更多地减慢。在较低频率下,串联电阻阻抗比环路电感的串联电抗阻抗占主导地位。此外,线路看起来损耗更大,信号速度也降低。当速度随频率变化时,我们称之为色散。它源于相关机制的两个材料特性:频率相关的介电常数和损耗。

2023-10-16 16:32:26 645

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(四):有损传输线建模

传输线中信号衰减的两个损耗过程是通过信号和返回路径导体的串联电阻以及通过有损耗介电材料的分流电阻。这两个电阻器的电阻都与频率相关。值得注意的是,理想电阻器的电阻随频率恒定。我们已经证明,在理想的有损传输线中,用于描述损耗的两个电阻比简单的理想电阻更为复杂。由于趋肤深度效应,串联电阻随着频率的平方根而增加。由于材料的耗散因数和偶极子分子的旋转,分流电阻随着频率而减小。

2023-08-31 20:54:14 861

原创 信号完整性分析基本概念之PRBS码型

PRBS全称是Pseudo-Random Binary Sequence,翻译过来就是伪随机二进制序列,什么是伪随机呢,随机就是说PRBS码型的0和1是随机出现的,“伪”的意思就是PRBS并不是真正的随机,而是在一个周期内是随机的,但是整个数据流有无数个周期,每个周期的数据流是完全一致的,所以称为伪随机。

2023-07-28 14:47:14 8758

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(三):耗散因子Df

在施加正弦波电压的情况下,通过实际电容器的电流可以用两个分量来描述。电流的一个分量与电压完全不同相,并有助于我们认为通过理想无损电容器的电流。另一个电流分量与施加的电压波完全同相,看起来像流过理想电阻器的电流,导致损耗。

2023-07-22 11:56:21 1608

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(二):损耗的来源

材料的电导率恰好是电阻率的倒数,σ=1/ρ。正如体电阻率与材料抵抗电流的能力有关一样,体电导率与材料传导电流的能力有关。更高的电导率意味着材料的导电性更好。

2023-07-14 09:56:20 849

原创 信号完整性分析基础知识之有损传输线、上升时间衰减和材料特性(一):为什么要关注损耗?

阻抗不连续会对传输信号的失真产生巨大影响。这将导致接收信号上升时间变差的直接后果。即使是没有损耗的线路也会因阻抗不连续而出现上升时间下降。这就是为什么为传输线、电路板过孔和连接器建立准确的模型如此重要——以准确预测仿真中的信号质量。这就是为什么在高速互连设计中尽量减少不连续性如此重要的原因。

2023-07-13 17:30:48 1070

原创 记录一个AFR去嵌S参数异常的案例。

实测带夹具的S参数是A,MCIO夹具的2XTHRU 实测S参数是B,CEM夹具的2XTHRU 实测S参数是C,我们需要的就是A左侧减去B/2,右侧减去C/2之后的结果。

2023-07-13 16:32:07 1117

原创 OCP浸没式液冷基本规范(概述和信号完整性部分)

浸没式冷却液的信号完整性(SI)要求为20 MHz至40 GHz,整个频率范围内需要保持介电常数Dk(Er)小于2.3,介电损耗角正切DF(tanδ)小于0.05,这样可以满足高速 I/O(例如以太网、PCIe 和 DDR 接口)的浸没互连(即socket、连接器、PCB 走线微带线和电缆)阻抗要求。

2023-06-08 17:49:18 2613 1

原创 信号完整性分析基础知识之传输线和反射(七):带负载传输线、感性不连续引起的反射

如果不连续性在信号路径中,则环路电感将由信号路径的部分自感主导,尽管与返回路径仍将存在一些部分互感。如果不连续性在返回路径中,则返回路径的部分自感将主导环路电感。在任何一种情况下,信号都对环路电感敏感,因为信号是沿着信号和返回路径之间的传输线传播的电流环路。对于入射的快速上升时间信号,较高的串联环路电感最初看起来像是较高的阻抗。这将导致对源端的正反射。

2023-05-24 10:07:17 1836

原创 信号完整性分析基础知识之传输线和反射(六):传输线中拐角、过孔等容性负载的反射

我们可以得出一个粗略的结论,对于50Ohm的传输线,拐角的等效电容就等于两倍的线宽,举个栗子,线宽是20mil,那么一个拐角的等效电容就是40fF。

2023-05-22 21:06:25 1885

原创 信号完整性分析基础知识之传输线和反射(五):较短阻抗不连续的传输线、残桩和末端容性负载引起的反射

很多时候,板载走线的宽度必须要收窄,特别是经过PF区域或者拥挤区域。如果传输线的某一小段宽度变细,特性阻抗也会明显增加,那么阻抗会变化多少,并且变细的长度超过多少会出现问题呢?

2023-05-10 20:40:49 2668

原创 信号完整性分析基础知识之传输线和反射(四):不连续点和端接

如果上升时间为 1 纳秒,则最大未端接长度约为 1 英寸。如果上升时间为 0.1 纳秒,则最大未端接长度为 0.1 英寸。正如我们将看到的,这是确定振铃噪声何时会发挥重要作用的最重要的一般经验法则。这也是为什么信号完整性近年来成为一个重要问题,而在老一代技术中可能已经避免了。

2023-04-26 20:30:20 1379

原创 信号完整性分析基础知识之传输线和反射(三):仿真和测试反射波形

TDR 将生成一个较短的上升时间阶跃边沿,通常在 35 皮秒到 150 皮秒之间,并测量仪器内部点的电压。下图是 TDR 内部工作原理图。重要的是要记住,TDR 只不过是一个快速阶跃信号发生器和一个非常快的采样示波器。

2023-04-26 20:11:08 1939

原创 信号完整性分析基础知识之传输线和反射(二):阻性负载的反射,源端阻抗,弹跳图

传输线的端接需要考虑三种重要的特殊情况,每种情况中,传输线的特性阻抗均为50Ohm。信号将从源端在这条传输线上传播,并以特定的阻抗端接到达远端。

2023-04-26 20:03:14 3030

原创 信号完整性分析基础知识之传输线和反射(一):阻抗变化引起反射

反射系数描述了电压返回到源端的百分比。此外,传输系数描述了入射电压通过不连续点进入第二区域的比例。信号的这种遇到瞬时阻抗改变就会反射的特性就是所有信号质量问题的根源。为了最小化信号这种特性导致的信号完整性问题,在所有高速电路设计中,必须遵循以下四条设计规范:1.使用受控阻抗互联设计;2.在传输线末端至少提供一种端接;3.使用最佳的拓扑最小化多分支结构的影响;4.最小化任何几何不连续。

2023-04-25 22:39:16 3378

原创 信号完整性分析:关于传输线的三十个问题解答(三)

TDR 沿传输线发送一个上升时间较短的阶跃边沿并测量反射信号。它通常从 50 欧姆源启动。如果它所连接的传输线是50欧姆,则不会有反射,所以信号进入传输线时不会有反射信号。阶梯边缘将沿着传输线传播,到达末端,并从开路处反射。反射边缘在发射到线路中后需要大约 4 纳秒才能返回到仪器前面。

2023-04-21 22:43:30 1376

原创 信号完整性分析基本概念之Retimer和Redriver

Retimer是一种数字+模拟信号的混合器件,它具有感知能力,能够完全恢复数据信号重新发出。具体则是通过其内部嵌有的时钟数据恢复电路(Clock andData Recovery,CDR)提取输入信号中的嵌入式时钟,再使用完整未经衰减变形的时钟信号重新传输数据,以形成一个原数据信号的新副本。

2023-04-20 23:48:31 14640

原创 信号完整性分析:关于传输线的三十个问题解答(二)

如果传输线的线宽增加,则每单位长度的线的电容增加并且瞬时阻抗降低。线越宽,瞬时阻抗越低。如果线路是均匀的,则对于较宽的线路,特性阻抗也会降低。

2023-04-20 19:35:17 864

原创 信号完整性分析:关于传输线的三十个问题解答(一)

在空气中,信号的速度或光速为 12 英寸/纳秒。当通过介电常数为 Dk 的电介质传播时,变化的电场(即光)的速度随着 Dk 的平方根而减慢。大多数互连材料的典型 Dk 约为 4。这意味着典型层压互连基板上的信号速度约为 12/sqrt(4) = 6 英寸/纳秒。这是互连信号速度的一个很好的经验法则,大约 6 英寸/纳秒。

2023-04-19 20:20:10 1070

原创 传输线的物理基础(十):特性阻抗的频率变化

由于趋肤深度效应,线路每长度的环路电感将随频率变化。事实上,环路电感在低频开始时会更高,然后随着所有电流分布到外表面而降低。这表明特性阻抗将在低频开始时变高,并在高频时降低到一个恒定值。

2023-04-14 23:36:09 3526

原创 传输线的物理基础(九):N 截面集总电路模型

本节中的分析评估了以足够的精度对高达信号带宽的真实传输进行建模所需的许多 LC 部分的最少数量。但这仍然是带宽有限的近似值。这就是为什么在为实际传输线选择模型时,首选应该始终是理想传输线,由特性阻抗和时间延迟定义。只有在非常罕见的情况下,当问题用 L 或 C 值来表述时,才应该使用 n 节集总模型来模拟真实的传输线。始终从理想的传输线模型开始。

2023-04-12 16:50:14 1257

原创 传输线的物理基础(八):用近似值和二维场计算特性阻抗

我们看到阻焊层的存在可以将特性阻抗降低多达 2 欧姆——这是一个很大的数量。使用阻焊层达到目标阻抗需要线宽比标称值窄,因此阻焊层会将阻抗降低到目标值。

2023-04-12 16:16:44 1718

原创 传输线的物理基础(七):传输线的一阶模型

理想传输线是一种新的理想电路元件,它具有恒定的瞬时阻抗和与之相关的时间延迟这两个特殊属性。从某种意义上说,这种理想模型是一种“分布式”模型,即理想传输线的属性分布在其长度上,而不是集中在单个集总点。

2023-03-15 20:15:20 3046 3

原创 传输线的物理基础(六):当返回路径切换参考平面

1. 确保当信号路径过渡层时,它始终有一个相邻平面,其返回电压电平相同,并且在靠近任何信号过孔的开关平面之间有一个短路过孔。2. 保持不同直流电压电平返回平面之间的间距尽可能小。3. 隔开相邻的开关过孔,以便返回电流在返回路径的阻抗可能很高时的初始瞬变期间不会重叠。

2023-03-11 15:12:15 1392 2

粒子运动动画代码Python

设想一下,爆炸包含一群细小的粒子,每个粒子有关联的位置和颜色。爆炸开始时,粒子在空间中的一个点上聚成一图。随着时间的推移,它们根据一定的数学规则向外移动,并改变颜色,让你定期绘制所有粒子,从而生成爆炸的动画。利用好的数学模型、大量粒子,以及透明度和公告板(billboarding)这样的渲染技术,可以创建逼真的效果。 本项目会制定粒子运动的数学模型,将它表示为时间的函数,并利用图形处理单元(GPU)的着色器进行计算。然后,会设计一种渲染方案,利用一种名为公告板的技术,它让二维图像一直面向观众,从而使二维图像看起来像是三维的,用一种令人信服的方式来绘制这些粒子。还会用OpenGL着色器让粒子旋转,并生成动画场景。你可以通过按键来打开或关闭各种效果,进行比较。

2023-12-22

三维立体画Python代码

三维立体画的工作原理是改变图像中图案之间的线性间距,从而产生深度的错觉。在观看三维立体画中的重复图案时,大脑会将间距解释为深度信息,如果有多个图案和不同的间距,尤其会这样。 如果你的眼睛汇聚在图像背后一个假想的点,大脑将左眼看到的一些点与右眼看到的另一些点匹配起来,你将会看到这些点位于图像之后的一个平面上。到该平面的感知距离取决于图案中的间距的数量。 为什么大脑将这些图案的间距解读为深度?通常情况下,如果看远处的物体,你的双眼协作,聚焦并汇聚在同一点,双眼向内转,直接指向目标点。但用“墙眼”方式观看三维立体画时,聚焦和汇聚发生在不同的位置。眼睛专注于三维立体画,但大脑将重复的模式看成来自同一个虚拟(虚构的)对象,眼睛汇聚在图像背后的一个点。解耦的聚焦和汇聚叠加在一起,让你在三维立体画中看到深度。

2023-12-22

照片马赛克Python代码

照片马赛克是一张图像,它被分割成长方形的网格,每个长方形由另一张匹配“目标”的图像(最终希望出现在照片马赛克中的图像)替代。换言之,如果从远处看照片马赛克,会看到目 标图像;但如果走近,会看到该图像实际上包含许多较小的图像。 低分辨率块状图像,靠近了很难识别,但如果从远处看,就知道它代表什么,因为看到的细节较少,就使得边缘越光滑。照片马赛克的原理是相似的。从远处看,图像看起来正常,但走近时秘密揭开了:每“块”都是一个独特的图像! 将目标图像划分成较小图像的网格,并用适当的图像替换网格中的每一小块,创建原始图像的照片马赛克。你可以指定网格的尺寸,并选择输入图像是否可以在马赛克中重复使用。

2023-12-22

Karplus-Strong算法输出音乐泛音

在吉他上拨弦时,乐器产生了不同强度的混合频率,强度随着时间推移而逐渐消失。拨动吉他 D弦听到的主要刚拨弦时声音最强,频率称为基本频率,是146.83 赫兹,但也会听到该频率的一些倍数,称为泛音任何乐器的声音都由这种基本频率和泛音组成,正是这种组合,让吉他听起来像吉他。 在计算机上模拟拨弦乐器的声音,要能同时生成基本频率和泛音诀窍是利用Karplus-Strong算法。 使用 Karplus-Strong 算法,产生5个类似吉他的音符,它们属于一个音阶(一系列相关的音符)。我们会让产生这些音符的算法可视化,并将声音保存为WAV文件。我们还会创建一种方式,随机演奏它们,并学习如何做到以下几点:用Python的deque类实现环形缓冲区:使用numpy数组和ufuncs;用pygame播放WAV文件;用matplotlib绘图;演奏五声音阶。

2023-12-22

学生基本信息成绩管理系统python tkinter+MySQL源码

使用python tkinter+MySQL开发,包括学生信息管理模块、学生成绩管理模块、学生信息查询模块、成绩信息查询模块、年级设置模块以及主窗体模块等。 简单友好的操作窗体,方便管理员的日常管理工作,整个系统操作流程简单,易于操作;完备的学生成绩管理功能;全面的系统维护管理,方便系统日后维护工作;强大的基础信息设置功能。 登陆窗体包括用户名和密码的输入,主窗体显示当前登陆用户和登录时间,基本设置包括年纪设置,班级设置,考试科目设计,考试类别等。基本信息管理包括学生管理和成绩管理。系统查询包括学生信息查询和学生成绩查询。 studentMS项目文件夹下,baseinfo为基本信息管理文件夹,database为数据库脚本文件夹,query为系统查询文件夹,service为服务文件夹,操作数据库的代码文件,setting为基本设置文件夹,包括班级设置代码、考试类别设置代码、年级设置代码、考试科目设置代码。login.py为登陆主窗体代码,main.py为主窗体代码。

2023-04-13

PCIe协议规范合集,包括PCI-Express-Base/CEM/PHY TEST等2.0-6.0

NCB-PCI_Express_Base_6.0 NCB-PCI_Express_Base_5.0r1.0-2019-05-22 CB-PCI_Express_Base_4.0r1.0_September-29-2017-c PCI Express Base Specification Revision 3.1a PCI Express Base Spec 2.0 PCIe_CEM_R5_V1.0_06092021_NCB PCIe_CEM_SPEC_R4_V1_0_08072019_NCB PCIe_PHY_Test_Spec_04232019_NCB PCI_Express_Test_Spec_Electrical_Layer_3_0_rev_06062013_TS1 PCI_Express_CEM_r3.0 PCI_Express_CEM_r2.0 PCIe_PHY_Test_Spec_04232019_NCB

2023-03-25

哪一个更好?比较描述频率相关损耗的因素

在以 2 Gbps 及以上速率运行的任何通道中,导体和介电损耗会影响通道性能。这些影响必须包含在任何准确的系统仿真中。 问题不在于模拟器不这样做;互连损耗数学表达式有多种选择,很难决定如何将晶圆厂信息转换为模拟器输入。 行业中广泛使用的介电和导体损耗参数化数学表达式有不同的组合。每个都在一定程度上起作用。 本文采用每个数学表达式,解释其来源,评估其预测的插入损耗幅度和相位,然后探索表达式如何缩放。 这在将试件结果转化为准确的模拟预测时非常有用。

2023-03-02

双轴电缆中的偏斜及其在下一代差分信号中的意义

偏斜是最常讨论但了解最少的参数之一,用于确定铜通道的整体健康状况。 偏斜值高度依赖于测量技术,因此变化很大。下一代数据标准对通道的所有参数要求越来越严格的容差和可重复性。 测量中存在的不一致使得偏斜成为下一代电缆规范的不良指标。 本文研究了不同形式的偏斜及其对其他通道参数的影响,并提出了一种更好、可重复性更高的电缆测量方法。 此外,偏斜不会生成 s 参数数据中尚未提供的有关通道健康状况的信息。

2023-03-01

基于测量的仿真:利用来自实验室测量的数据提高 IBIS-AMI 模型的准确性

频谱分析仪和特定数据模式的组合可用于可靠地识别 SerDes 发射器和接收器中的不同抖动和噪声源,精确量化相关的损伤。 本文使用在真实系统上测量的数据来说明在系统级测量串行通道中基于时钟的 DCD、基于数据的 DCD、参考时钟相位噪声、时钟泄漏、电源噪声、传输损耗和串扰的过程。 一旦量化了不同的损伤,就可以提取抖动和噪声预算,供标准串行链路仿真工具使用。 这允许从硅表征中提取的数据用于在新系统设计期间准确预测操作裕度。 本文将演示器件抖动和噪声预算的推导,以及仿真结果与原始测量数据的相关性。

2023-03-01

如何提高具有芯片 PCB 分层结构的模数转换器 (ADC) 的电源完整性

对噪声敏感的模拟设备和可能成为噪声源的数字设备、电源电路和天线等其他设备已集成到最新的电气系统中。由于模拟器件和噪声源的集成带来的复杂性,很难实现模拟或混合模式系统的高性能。在本研究中,我们将对混合模式系统的电源完整性进行建模和分析。 为了验证模型和对混合模式系统的分析,我们使用 4 位闪存型模数转换器 (ADC) 作为目标系统应用,因为 ADC 是必不可少的混合模式器件之一,而闪存型ADC是常见的高速ADC之一。为验证模型和分析,采用 0.13 µm CMOS 工艺制造了一个 4 位闪存型 ADC,并将其互连到设计的 PCB。

2023-03-01

大功率逆变器设备和基于 FPGA 的控制器的建模、仿真和实现

本文提出了一种新的功率逆变器系统设计方法。 设计从 Multisim 中的模拟设备电路和 LabVIEW 中的 FPGA 控制器的系统协同仿真开始。 模拟电路由单级三相逆变器和无源负载的简化电热模型组成。 该控制器由多个误差放大器、补偿器和 PWM 发生器组成。 协同仿真工具用于分析和比较不同的 IGBT 模块和不同的控制拓扑,以优化效率、热疲劳和电能质量方面的性能。协同仿真后,控制器代码被编译到 FPGA 目标上。 由于模拟设备和数字控制系统算法是在单一开发工具中共同仿真的,因此每个子系统都可以在仿真环境中轻松修改和测试,从而节省了验证大型电力电子设备的时间和成本。优化仿真结果后,设计从仿真环境转移到物理硬件。 配合连接器设计用于连接 FPGA 控制硬件和高功率 6 件装逆变器模块。这种新颖的原型结构,逆变器堆栈,允许三个 PCB 充当具有多种功能的单一系统。 联合仿真结果与硬件结果之间的比较显示出非常好的一致性,尤其是在启动瞬态响应期间。 这种新的联合仿真方法是功率逆变器系统快速设计的重大改进。更重要的是,由于功率逆变器是许多可再生能源系统的关键组件,例如动力风力涡轮机、太阳能电

2023-03-01

解决 SoC 低功耗验证的挑战

当今的许多片上系统 (SoC) 设备都旨在尽可能降低功耗。有多种技术可用于管理 SoC 设计中的电源,包括建立可独立控制的电源域。 最常见的技术是为正在运行的应用程序当前不需要的域关闭电源 (PSO)。 虽然概念简单,但 PSO 很难正确实施。 使用 PSO 验证 SoC 是一项重大挑战。本文提出了一种新颖的解决方案。 存在自动生成自我验证 C 测试用例的技术,这些用例在仿真中的嵌入式处理器上运行,并在关闭和打开电源域的同时执行广泛的功能。这确保了 PSO 不会破坏芯片的运行,并使 SoC 更有可能在第一块硅片上投入生产。

2023-03-01

早期设计阶段的电源/接地凸块优化技术

本文演示了考虑 IR/DVD 效应的早期芯片设计阶段的片上电源/接地凸点优化技术。通过提供特殊功能;功率图创建和设计原型在签核后具有相同的精度,建议的早期电源/接地凸块优化技术使设计人员能够预测电源噪声并确定最佳电源和接地凸块拓扑结构在适当的时间点应确定 RDL 和包路由规范。 本文介绍了所提出方法的总体过程。同时也给出了应用该方法前后仿真水平的对比结果。特别是,本文展示了如何从硅片到系统级验证所提出的优化方法,以及涵盖芯片、封装和电路板的协同分析的比较结果。

2023-03-01

高带宽存储器Gen4混合均衡器设计

在保持或增加超过1024条IO线的同时,HBM第4代预计将具有12.8Gb/s引脚数据速率,以进一步提高带宽。 为了使信道响应平坦化并减轻来自插入器信道的符号间干扰(ISI),HBM第4代需要一种新的均衡器,该均衡器满足以下要求:(1)ISI消除效果高达6.4GHz或更高;(2) 低功耗;(3) 小面积消耗。 在本文中,我们首先提出了一种用于HBM第4代I/O的混合均衡器(HE),该均衡器具有插入式无源均衡器(OIPE)和1抽头判决反馈均衡器(DFE)。 通过共同设计OIPE和DFE,所提出的HE可以克服1抽头DFE、长尾ISI问题和OIPE、增益下降问题的缺点。 此外,它可以提供以下优点:(1)通过减少DFE的抽头数量来实现低功耗;(2)通过在插入器而不是芯片上实现无源均衡器来实现小面积功耗。 所提出的HE通过成功打开10mm长的插入器通道的闭眼图,实现了12.8Gb/s宽I/O线的数据传输。

2023-02-25

112G系统设计信道细节和系统性能.pdf

新兴的尖端IT使用模式正在推动行业标准采用更高的信令速度,以及先进的设备和互连技术。 为了加快新技术在大批量制造领域的可用性,包括其可扩展性和成本效益,通常可以在系统和设备实现之间进行适当的权衡。 本文讨论了每通道112 Gb/s(PAM-4)信令速率下系统及其子组件的主要设计方面。 它解决了无源互连的信号完整性特性、器件封装基板、I/O均衡块以及前向纠错(FEC)产生的延迟,以满足所需的系统误码率(BER)。

2023-02-25

LPDDR5信号完整性研究.pdf

本文介绍了使用1抽头DFE(判决反馈均衡)的LPDDR5 SoC DRAM PoP(封装在封装上)系统的SI(信号完整性)分析。 系统以6.4 Gbps的速度运行,SS拐角处为0.47V VDDQ。 DFE减轻了基于反射的ISI,并提高了眼睛孔径。 DFE已广泛应用于串行差分接口,如USBSS和PCIe,但其在LPDDR5并行单端接口中的应用是新的,并提出了独特的挑战,因为JEDEC标准六边形眼罩定义了两种定时规范,即@Vref+/-0mV和@Vref+/-50mV。 Vref是用于测量眼睛张开度的眼睛中心中的参考电压。 根据所分析的信道,在写入期间,最佳的1抽头DFE反馈权重为约5mV,这在Vref+/-50mV时提高了眼孔径,而不会降低Vref+/-0mV时的眼孔径。 进一步增加反馈权重会导致过度均衡,导致在Vref+/-0mV时的眼睛孔径减小,即使在Vref+/-50mV时眼睛孔径仍在增加。

2023-02-25

过孔配置对PCIe5.0模块儿化解决方案端到端系统级性能的影响

由于 PCIe Gen5 规范的设计约束更加严格,因此迫切需要新的方法来减少设计迭代。 时间通常浪费在调整布局图和使用电磁 (EM) 模拟器重新模拟 PCB 以获得边际收益上,而没有确切了解最大的改进在哪里。 为了解决这个问题,我们建议将重点放在 COM-HPC 架构的载板和模块板上 PCIe Gen5 的各种设计空间参数上。具体来说,我们将探索不同的过孔配置 [过孔类型、相邻过孔的相对位置、共享返回电流过孔及其对耦合/串扰的影响],并探索衬底材料的选择。通过对不同参数对 PCIe Gen5 通道性能影响的深入理解,我们展示了如何在预布局中实现优化的系统设计。遵循相同方法的设计人员将有更大的机会一次性成功满足性能指标。我们还将通过执行仿真-测量关联来证明这种设计方法的有效性。

2023-02-22

自动化EOE IBIS-AMI建模提案

电-光-电 (EOE) 系统通常代表中继器,必须转换为 IBIS-AMI 模型才能在 SerDes 通道模拟器中使用。如今,IBIS AMI 建模流程已经成熟,流程可以自动化。这允许 EOE 设备开发人员从他们的硬件中提取数据以用于 IBIS-AMI 模型。 可以使用 S 参数或时域波形捕获电气特性。可以使用光学仪器捕获诸如高度非线性 VCSEL 器件的光学特性。本文提出了一种基于 EOE 设备测量自动创建 EOE IBIS-AMI 中继器模型的新方法。

2023-02-22

基于PCIe5.0规范的IBIS-AMI模型说明.pdf

我们将演示如何转换 PCI Express (PCIe) 5.0 的电气规范文档并生成等效的 IBIS-AMI 模型来表示重要的电气信号行为。 发射器上的关键信号行为是 3 阶前馈均衡 (FFE)。在接收器上,关键规范行为是连续时间线性均衡器 (CTLE)、决策反馈均衡器 (DFE) 和时钟数据恢复 (CDR)。 将显示从发送器参考的规范抖动到单独的发送器和接收器组件的转换。 IBIS-AMI 模型将在端到端通道仿真中设置,以演示系统级性能及其与规范假设的匹配情况。

2023-02-22

网页设计与制作作业和答案3篇

三个大学的网页设计与制作作业,包含单选、多选等题型,附有参考答案。 通过本资源可以学习到基础的网页设计知识点,对已学知识进行回顾,对于没有学习过的同学也是非常好的预习资源。Dreamweaver和asp、JavaScript、VBScript(Microsoft visual basic scripting edition)以及SQL等都包含有相关的试题。 适合大学生或者教师进行学习和布置作业。

2022-12-29

用Python+Tkinter写的元旦和新年倒计时代码

可以找一些背景音乐进行打包生成可执行文件,有这方面的需求可以私我。 马上元旦和新年就要到了,我使用python+Tkinter写了一个小界面,显示从现在开始到元旦和春节的倒计时时间,日期、小时、分钟到秒,每一秒刷新一次。 适合人群:初学者,对python感兴趣的同学。 能学到什么:可以了解Tkinter的基本工作模式,另外就是如何调取系统时间进行显示。如何实时刷新GUI界面等等。 建议:大家下载之后可以自己再做一些优化,比如说添加背景音乐,添加比较喜庆的背景图,修改label的背景色和位置等等,比较适合初学者熟悉和了解python和tkinter界面的功能。最后提前祝大家新年快乐happy new year!

2022-12-19

大学计算机设计课程标准&小结&实验指导

大学计算机设计课程标准、计算机设计小结和计算机网络课程设计实验指导,课程标准包括学时、学分、参考书目,教学目标和学时分配等;设计小结是一篇参考范围,对计算机设计的总结;实验指导是具体的课程设计实验,内容比较丰富,适合对大学的计算机设计课程进行课外辅助。

2022-12-17

使用MATLAB进行图像处理的一些课件

使用MATLAB进行图像处理的一些课件,包括基础知识介绍和实例详解,适用于初学者,希望对大家有所帮助。

2022-11-05

(中英两本)Signal Integrity(信号完整性issues和PCB design)

本书是PCB设计相关的经典书目,理论与实际相结合、从基础入手,适合新手阅读,提供了很多设计准则和建议,涉及到的方面有EMI/串扰/传输线等。压缩包里为中文版和英文版,如果感觉中文版翻译不准确,可以翻一翻英文版本。

2022-11-05

PCB加工对过孔的孔盘蚀刻技术说明

在高速PCB设计中,表层孔盘对阻抗的影响较大,通常会选择背钻工艺。但是当内层走线距离表层小于10mil时,背钻将不再是最优选择,这时可以使用PCB的landless工艺,化学药水将表层孔盘腐蚀掉,连带内层孔壁也会去掉1mil,提高信号质量。

2022-11-05

Network Controller Sideband Interface(NC-SI)Specification

本资源包含两个文档,一个是最新的Network Controller Sideband Interface(NC-SI)SpecificationV1.1.0官方发布版本,一个是2022年5月的最新版本Network Controller Sideband Interface(NC-SI)SpecificationV1.2WIP90,但尚未官方发布,可能还会有修改,两个文档都是内容比较丰富,适合根据实际项目需求进行研读,用于实际测试时建议使用官方已经发布的版本,用于研究未来发展方向时建议使用最新版本,资源整理不易,请大家多多支持,感谢。

2022-08-31

官方I3C协议规范技术文档中文版

本资料是官方I3C英文版文档的中文版,方便大家进行阅读和研究,基本上是本人逐句翻译,并将官方的一些较难理解的逻辑进行了优化,更方便国人的阅读习惯,所以耗费了很多精力,目的是希望大家可以通过阅读此文档对I3C协议有更多的了解,并能够解决实际问题。 基本围绕着I3C总线技术概述、I3C总线协议,包括SDR(Single Data Rate)模式和HDR(High Data Rate)模式,以及I3C电气规范为主要内容。 I3C是两线双向串行总线,针对多个传感器从设备进行了优化,并且一次只能由一个I3C主设备控制。 I3C向后兼容许多旧版I2C设备,但I3C设备还支持更高的速度,新的通信模式和新的设备角色,包括随时间更改设备角色的能力(即,如果第二个I3C设备支持该功能,则初始主设备可以将主设备角色协作地传递给总线上的另一个I3C设备)。

2022-07-14

Python基础课件

Python基础教程,算是入门准备,里面有一些入门级的介绍等,帮助初学者入门。

2017-10-10

MATLAB图像处理的几个应用实例

MATLAB图像处理的几个应用实例,对图像的各种处理如加噪声偏移等

2013-04-21

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除