VHDL实现8选1数据选择器

8选1数据选择器

LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY mux8 IS
	PORT(data:IN STD_LOGIC_VECTOR(0 TO 7);
		addr:IN STD_LOGIC_VECTOR(2 DOWNTO 0);
		output:OUT STD_LOGIC);
END mux8;
ARCHITECTURE mux8_behavior OF mux8 IS
BEGIN
	PROCESS(addr,data)
	BEGIN
		CASE addr IS
			WHEN "000" => output<=data(0);
			WHEN "001" => output<=data(1);
			WHEN "010" => output<=data(2);
			WHEN "011" => output<=data(3);
			WHEN "100" => output<=data(4);
			WHEN "101" => output<=data(5);
			WHEN "110" => output<=data(6);
			WHEN "111" => output<=data(7);
			WHEN OTHERS => NULL;
		END CASE;
	END PROCESS;
END mux8_behavior;

评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值