quartus13.0 FPGA开发步骤
1、根据任务画输入输出波形图
2、新建工程,选择FPGA型号
3、编写.v文件
4、添加.v文件到工程
5、编写tb.v文件
6、点击“分析与综合”按钮
5、添加到工程中并匹配仿真软件
8、绑定引脚
9、sof文件烧入,调试,烧进去后不必断电
10、生成jic文件 程序固化,烧进去后断电后上电
quartus13.0 FPGA开发步骤
1、根据任务画输入输出波形图
2、新建工程,选择FPGA型号
3、编写.v文件
4、添加.v文件到工程
5、编写tb.v文件
6、点击“分析与综合”按钮
5、添加到工程中并匹配仿真软件
8、绑定引脚
9、sof文件烧入,调试,烧进去后不必断电
10、生成jic文件 程序固化,烧进去后断电后上电