基于FPGA的DDS原理信号发生器设计 quartusII 9.1平台 Verilog HDL语言编程 可产生正弦波、方波、锯齿波以及三角波 频率幅度可调节 代码+原理图 ID:5260667517182905