勿忘初心,好好学习。
FPGA 的基本结构包括7个部分:
- 可编程输入输出单元IOB(Input Output Block)
- 可配置逻辑块CLB(Configurable Logic Block)
- 布线资源(内部连线 Interconnect)
- 数字时钟管理模块(DCM)
- 嵌入式块RAM(BRAM)
- 内嵌专用硬核
- 底层内嵌功能单元
常见的内部结构图有这样两张:
Part One
对这7个部分做一个简单的介绍:
1. 可编程输入输出单元IOB
可编程输入/输出单元简称I/O单元,是芯片与外界电路的接口部分,完成不同电气特性下对输入/输出信号的驱动与匹配要求。 FPGA内的I/O按组分类,每组都能够独立地支持不同的I/O标准。通过软件的灵活配置,可适配不同的电气标准与I/O物理特性,可以调整驱动电流的大 小,可以改变上、下拉电阻。目前,I/O口的频率也越来越高,一些高端的FPGA通过DDR寄存器技术可以支持高达2Gbps的数据速率。
外部输入信号可以通过IOB模块的存储单元输入到FPGA的内部,也可以直接输入FPGA 内部。当外部输入信号经过IOB模块的存储单元输入到FPGA内部时,其保持时间(Hold Time)的要求可以降低,通常默认为0。
为了便于管理和适应多种电器标准,FPGA的IOB被划分为若干个组(bank),每个bank的接口标准由其接口电压VCCO决定,一个bank只能有 一种VCCO,但不同bank的VCCO可以不同。只有相同电气标准的端口才能连接在一起,VCCO电压相同是接口标准的基本条件。