PADS Layout中ECO功能在PCB修改的应用

本文介绍了在PCB设计中如何使用PADS Layout的ECO功能处理工程设计更改。首先,通过Tools/Verify Design检查连通性发现问题,如未连接的引脚。接着,在原理图中修正错误并更新网表文件。然后,在PADS Layout中导入新的网表文件,进入ECO模式,比较原文件和新文件的差异,生成差异报告和ECO文件。导入ECO文件后,再次验证设计连通性,完成PCB的更新过程。
摘要由CSDN通过智能技术生成

PCB设计中,任何修改和改变都被认为是一个工程设计更改(Engineering Change Order),这些改变包括管脚和门的交换、删除或添加元件、删除或添加网络、重命名元件、重新命名网络等等。一般通过修改原理图文件,然后同步到PCB文件中。

1、当在Power PCB中文件完成后,通过Tools/Verify Design..对连通性进行检查时,有时会出现部分引脚没有连接的现象。如图

  • 2
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值