无毛刺时钟切换电路

为了SOC设计的低功耗性,多时钟域的划分是常用手段之一,有两个时钟,A为50Mhz,B为100Mhz,请设计无毛刺时钟切换电路,根据控制信号control,输出所需时钟信号

control信号至少对一个时钟信号为异步信号,导致了毛刺的出现,假如control,clk_50M,还是clk_100M都是边沿完全同步的理想信号话,应该是不会出现毛刺的

所以避免毛刺发生的方法顺理成章地过渡到了“异步信号同步化”这个理论上面,毫无疑问,肯定是需要打拍/采样的方式。我们打两拍,第一拍可以采用上升沿,第二拍可以采用下降沿。

在这里插入图片描述

 control信号无论是从上面通过还是从下面通过,都经过两级采样,避免了亚稳态的出现
后一级的DFF用下降沿采样,避免了采样毛刺的出现
第二级DFF的not Q的逻辑以负反馈的形式接回了输入,取了与逻辑,构建起50M时钟和100M时钟的关系,代表着切换前时钟等待一阵子后,才会转换到切换后时钟,避免了切换毛刺的出现
最终上面的电路和下面的电路,以或的逻辑相取,输出clk_output.

 在这里插入图片描述


原文链接:https://blog.csdn.net/weixin_43698385/article/details/125540056

无毛刺的时钟切换电路(Glitch-free clock switching circuit)设计(Verilog)_glitch free clock switch_李锐博恩的博客-CSDN博客

  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值