74hc165 编程注意事项

  • 74hc165 是一个并行输入转串行输出的io 扩展芯片,支持级联。

74HC165 的工作原理基于移位寄存器的设计。它通过四个输入引脚( SER, SRCLK, RCLK,
OE)来实现数据的串行输入、并行输出。在时钟信号的驱动下,数据逐位地从串行输入引脚SER进入寄存器。每次时钟上升沿到来时,数据都会向左移动一个位,移出的最高位进入级联器或下一个移位寄存器。
在这里插入图片描述

  • 下表列出了74HC165的主要技术参数:

在这里插入图片描述
在这里插入图片描述

  • 芯片数据引脚在时钟信号上升沿时锁存信号输出
    主要时序如下图
    在这里插入图片描述
  • 发现不同厂家之间cp引脚上升沿到数据输出时间间隔不一致,例如上图180ns,延时不够可能会读出错误数据,需要注意此事项。
  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值