(晶振不起振表现出程序运行速度变慢,查看时钟是否配置好或是否晶振坏掉了,使用片内速度过低就是没配好,当外部切换内部时要注意定时器的装配对应上)
被坑经历:
有时候感觉时钟速度过慢也可能是因为启动文件造成的,在调试别人程序的时候工程是F105RB(晶振25Mhz)的工程但是用的启动文件是hd,然后工作需求替换为F103RB后发现贴入8Mhz晶振后时钟不正常(启动文件md),当改回启动文件为hd后神奇发现时钟速率正常了,后面检查发现启动文件被做了手脚
-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------正文--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
片外非8M时钟配置
假如选24MHz
HES_VALUE 改你对应数值再修改PLL就🆗
24*3==72 选RCC_CFGR_PLLMULL3
选择片内时钟
/* 设置 系统时钟:SYSCLK, AHB总线时钟:HCLK, APB2总线时钟:PCLK2, APB1总线时钟:PCLK1
* PCLK2 = HCLK = SYSCLK
* PCLK1 = HCLK/2,最高只能是36M
* 参数说明:pllmul是PLL的倍频因子,在调用的时候可以是:RCC_PLLMul_x , x:[2,3,...16]
* 举例:HSI_SetSysClock(RCC_PLLMul_9); 则设置系统时钟为:4MHZ * 9 = 72MHZ
* HSI_SetSysClock(RCC_PLLMul_16); 则设置系统时钟为:4MHZ * 16 = 64MHZ
*
* HSI作为时钟来源,经过PLL倍频作为系统时钟,这是在HSE故障的时候才使用的方法
* HSI会因为温度等原因会有漂移,不稳定,一般不会用HSI作为时钟来源,除非是迫不得已的情况
* 如果HSI要作为PLL时钟的来源的话,必须二分频之后才可以,即HSI/2,而PLL倍频因子最大只能是16
* 所以当使用HSI的时候,SYSCLK最大只能是4M*16=64M
*/
void HSI_SetSysClock(uint32_t pllmul)
{
__IO uint32_t HSIStartUpStatus = 0;
// 把RCC外设初始化成复位状态,这句是必须的
RCC_DeInit();
/*-----------------1、开启HSI ,并等待 HSI 稳定-------------------*/
//使能HSI
RCC_HSICmd(ENABLE);
// 等待 HSI 就绪
HSIStartUpStatus = RCC->CR & RCC_CR_HSIRDY;
// 只有 HSI就绪之后则继续往下执行
if (HSIStartUpStatus == RCC_CR_HSIRDY)
{
// 使能FLASH 预存取缓冲区
// FLASH_PrefetchBufferCmd(FLASH_PrefetchBuffer_Enable);
// SYSCLK周期与闪存访问时间的比例设置,这里统一设置成2
// 设置成2的时候,SYSCLK低于48M也可以工作,如果设置成0或者1的时候,
// 如果配置的SYSCLK超出了范围的话,则会进入硬件错误,程序就死了
// 0:0 < SYSCLK <= 24M
// 1:24< SYSCLK <= 48M
// 2:48< SYSCLK <= 72M
// FLASH_SetLatency(FLASH_Latency_2);
/*-----------------2、设置 AHB、APB2、APB1的预分频因子----------------*/
// AHB预分频因子设置为1分频,HCLK = SYSCLK
RCC_HCLKConfig(RCC_SYSCLK_Div1);
// APB2预分频因子设置为1分频,PCLK2 = HCLK
RCC_PCLK2Config(RCC_HCLK_Div1);
// APB1预分频因子设置为1分频,PCLK1 = HCLK/2
RCC_PCLK1Config(RCC_HCLK_Div2);
/*-----------------3、设置PLL的时钟来源,和PLL的倍频因子,设置各种频率主要就是在这里设置-------------------*/
// 设置PLL时钟来源为HSE,设置PLL倍频因子
// PLLCLK = 4MHz * pllmul
RCC_PLLConfig(RCC_PLLSource_HSI_Div2, pllmul);
/*-----------------4、开启PLL,并等待PLL稳定--------------------------*/
RCC_PLLCmd(ENABLE);
// 等待 PLL稳定
while (RCC_GetFlagStatus(RCC_FLAG_PLLRDY) == RESET)
{
}
/*-----------------5、把PLLCK切换到系统时钟SYSCLK上-------------------*/
RCC_SYSCLKConfig(RCC_SYSCLKSource_PLLCLK);
/*-----------------6、读取时钟切换状态位,确保PLLCLK被选为系统时钟-----*/
while (RCC_GetSYSCLKSource() != 0x08)
{
}
}
else
{
// 如果HSI开启失败,那么程序就会来到这里,用户可在这里添加出错的代码处理
// 当HSE开启失败或者故障的时候,单片机会自动把HSI设置为系统时钟,
// HSI是内部的高速时钟,8MHZ
while (1)
{
}
}
}
参考:
关于单片机的时钟浅谈及STM32F103/F030单片机的内外时钟切换问题_stm32f030 外部晶振-CSDN博客
STM32配置时钟系统流程(固件库/外设标准库)_配置系统时钟编程步骤主要有哪几点-CSDN博客
(六)STM32时钟系统RCC——使用HSE/HSI配置时钟_stm32 宏定义 配置时钟 use_hse-CSDN博客