Allegro Design Entry CIS 和 Orcad Capture CIS 区别


前言

Cadence家的PCB设计软件还真容易让人混乱,软件安装后桌面没有任何快捷图标,初学者第一次装完Cadence SPB软件后,根本找不到入口,Cadence 菜单目录内一大堆软件启动图标,启动Capture或者PCB Editor后,还要再选一下不同的License特性。这也是很多初学者觉得Cadence难以入门的原因,一开始就被软件唬住了。

这里引用一下吴川斌博客上的一段话,真真实实的反映出,比起 Altium Designer 只用一个软件就能解决PCB绘制的所有步骤,Cadence 家的PCB设计软件软件多到真的让人摸不清头脑。而且很多软件之间的功能是类似的,却不知道如何区分。

这篇文章将介绍Cadence 公司下的两个原理图绘制软件 Allegro Design Entry CIS 和 OrCAD Capture CIS 的区别。


一、Cadence 公司简介

Cadence 公司不像 Alitum 只做电子设计自动化(EDA)设计软件,它旗下有两个产品链,一个是 IC 产品也就是半导体知识产权(IP),一个是电子设计自动化(EDA)软件。而我们说所的原理图和PCB绘制,其实是属于电子设计自动化(EDA)软件下的PCB设计工具范畴的。

其中PCB设计工具又分成PO系列和PS系列,PO中低端系列,也就是OrCAD系列,PS是高端系列,有的人称其为Allegro系列,其实并不准确。

其实OrCAD这个产品线是Cadence收购来的,Allegro才是嫡系。

二、Allegro Design Entry CIS

Cadence 公司在收购OrCAD之前,它的原理图工具叫Concept HDL,PCB工具就是Allegro,也就是Allegro的PCB Editor,另外还有SI工具(做信号完整性分析的)。

后来收购了以后,为了整合产品线,Cadence以前的Concept HDL,名称改为Design Entry CIS,又同时把Orcad的原理图仿真工具 PSpice AD 和 PSpice AA 整合成一个产品包,并改名为AMS Simulator 。而这些部分就是上面所说的高端产品线(PS)部分。但是该部分依然包含有Capture CIS设计工具。

Concept HDL 更好主要是可定制,但可定制就意味着上手难些,Concept HDL 掌握后用起来很方便,但通用性很差,难以转换使其它软件可用,包括连AutoCAD也不支持。

如果用Concept HDL 做原理图,Allegro 做PCB,原配做搭档,肯定是最好的两个EAD。但是很不好的是 Concept HDL 做原理图想用好就不是那么容易的事情。Concept HDL很难学,上手比较慢,资料少,而且和别的软件很难交互,设置啊什么的都比较复杂,特别是制作一个原理图器件,就特别麻烦,必须和封装对应好,还得提取到封装里的pin号,对应好了才能用,图纸也不如OrCAD美观。但是它很严谨,而且是原配软件,与Allegro交互的时候也麻烦很少。

Concept HDL 软件的通用平台多。
支持的平台有:SOLARIS、Linux/UNIX、BSD 、Windows

三、OrCAD Capture CIS

原先OrCAD旗下有三个工具,原理图工具Caputre CIS,原理图仿真工具PSpice AD和PSpice AA,还有一款PCB布局布线工具Orcad 的Layout(Plus)。

Cadence收购了OrCAD之后,就完全将Orcad的Capture CIS和Pspice与自身的产品做了无缝整合而摒弃了Orcad以前的Layout(Plus)。目前Cadence的Allegro已经完全作为PCB布线工具整合到OrCAD系列中。

Capture (CIS)是原先的OrCAD原理图工具。 它的PCB工具是Layout。Cadence 买入Orcad之后,把 OrCAD Capture (CIS) 作为一件除了Concept HDL以外的原理图工具(但是它们的原理图库是不可以共用,Allegro的Part Developer提供了这两种库的互转),而它的PCB工具则直接变为Allegro。

Capture(CIS)是应用最广泛的EDA软件(全世界使用率的NO.1),操作性虽差了点,但没有Concept难以转换的缺陷,其它功能并不比Concept少,尤其是可以转换到Mentor,PADS或者是AD。所以它的兼容性要好过Concept HDL。自然而然用Capture(CIS)+ Allegro也不是什么难事。

CIS只支持 Windows

### 回答1: Allegro Design Entry HDL是一款电路设计软件,主要用于数字电路的设计和仿真。它可以帮助工程师快速地创建和验证电路原理图,支持多种常用的数字电路元件和模块,如逻辑门、寄存器、计数器等。此外,它还提供了丰富的仿真和分析工具,可以帮助工程师进行电路性能分析和优化。如果您想学习Allegro Design Entry HDL的使用,可以参考官方提供的教程和文档,也可以参加相关的培训课程。 ### 回答2: Allegro Design Entry HDL是一款强大的电路设计软件,它主要用于功能块级别的设计,可实现直观的硬件描述语言(HDL)设计,支持VHDL和Verilog格式,并支持逻辑和时序仿真验证。下面详细介绍一下Allegro Design Entry HDL的教程。 首先,在使用Allegro Design Entry HDL之前,需要了解HDL编程语言和硬件电路的基础知识,以便有效地使用该软件进行设计。其次,要把握好Allegro Design Entry HDL的基本操作方法,例如创建工程、添加设计文件、设定仿真环境、设置约束条件等。 在使用Allegro Design Entry HDL进行设计时,需要分别对VHDL和Verilog进行了解和掌握。可以先学习基础的语法规则、数据类型、条件控制等内容,之后了解各种逻辑语句和数据结构,接着学习模块化的设计方法和子模块的引用和操作等。 另外,Allegro Design Entry HDL提供了非常强大的仿真验证功能,可以帮助用户检验电路设计的正确性。在仿真过程中,用户可以查看仿真波形、设置仿真时钟、添加刺激信号等,如果仿真结果不符合预期的话,还可以对仿真约束条件进行调整,重新进行仿真验证。 总之,Allegro Design Entry HDL是一款非常实用和强大的电路设计软件,学习该软件需要具备一定的电路设计和HDL编程的基础知识,同时需要掌握该软件的基本操作和仿真验证功能,这样才能高效地进行电路设计和测试。 ### 回答3: Allegro Design Entry HDL是一个流行的使用硬件描述语言(HDL)的EDA设计工具。它是Cadence公司的一个旗舰产品,用于帮助工程师设计和分析复杂的数字电路和系统。 这个工具的主要功能是帮助设计师编写和验证 Verilog 和 VHDL 代码,这些代码描述了硬件系统的行为和特性。通过使用这个工具,工程师可以从代码级别了解电路系统的设计,并实现系统的验证和仿真。同时,它也提供了一些很好的可视化工具,让用户可以查看和分析电路特征。 Allegro Design Entry HDL工具支持多种平台,包括Windows、Mac和Linux,可以轻松地集成到不同的硬件开发过程中。 它的主要特点包括:支持自动化代码生成和查错、支持多种编译器和仿真器,并提供在不同级别进行仿真的能力。 同时,它还配备了各种插件和扩展,使用户可以更方便地集成和使用其他开发工具。 要学习如何使用Allegro Design Entry HDL,最好的方式是参加一个完整的培训课程,它将涵盖该工具的所有基本功能和操作技巧。一些在线视频教程和网上资源也可供查阅和使用。同时,我们也推荐研究该工具的官方文档手册,以了解更多高级开发技术和最佳实践。在使用工具时,请注意保持系统的稳定性和避免因代码错误而损坏系统。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值