以同相比例放大器为例
运放内部有输出电阻ro,输出端接大电容负载会与ro构成一阶低通网络,给电路带来附加相移,降低相位裕度。
从图中可见,其内部已经有两个RC网络,在高频处会产生小于-180°的相移,此时系统是稳定的,但如果再引入一个低通网络,会带来额外的相移,系统极有可能不稳定。例如方波输入时会产生电压过冲,甚至自激振荡。
如上图,在CL=0时,还是会出现轻微过冲,这是由于PCB布线产生的杂散电容引起的。
PCB减小杂散电容对运放的影响:
1、运放的负输入端、输出端不要覆铜,或者敷铜后挖空。
2、运放的负输入端、输出端距离覆铜区域要足够远,,一般大于20mil
3、环路中的电阻尽量不使用电位器。
(以上内容来自西交大Analog Circuit Ⅲ)