两位8421BCD码加法器的设计与实现

这篇实验报告详细介绍了如何设计和实现两位8421BCD码加法器,包括1位和2位加法器的电路原理图和仿真测试。使用了QUARTUS 2.0软件,以及74283等集成电路。通过实验,加深了对8421BCD码加法器工作原理和运算器通路的理解。
摘要由CSDN通过智能技术生成

南通大学计算机科学与技术学院

计算机组成原理****实验报告

实 验 名 称两位****8421BCD码加法器的设计与实现

名 jontyy

指 导 教 师

目录

**一、**实验目的

**二、**实验用软件、器件等

**三、**实验内容

**四、**电路原理图

**五、**实验过程及数据记录

**六、**实验数据分析与小结

**七、**实验心得体会

一、实验目的

1、掌握8421BCD码加法器的工作原理。

2、熟悉简单运算器的数据传送通路。

3、掌握8421BCD码加法器的设计方法。

4、掌握运算器电路的仿真测试方法。

二、实验用软件、器件等

1、软件:QUARTUS 2.0、WPS文字、Visio 2013

2、器件:74283(集成4位超前进位加法器)、or2(或)、and2(与)、74244b、74273b、74274b、BCD1(1位8421BCD加法器封装芯片)

三、实验内容

1、设计一个1位8421BCD码加法器,并完成芯片的封装。

(1)设计一个1位8421BCD码加法器,在QUARTUS II里输入原理图,。

(2)创建波形文件,对该加法器进行功能仿真测试。

(3)测试通过后,封装成一个芯片。

2、设计2位8421BCD码加法器通路电路。

利用实验任务1设计的1位8421BCD码加法器芯片,设计并建立运算器通路。

3、利用仿真波形,测试数据通路的正确性。

设定各控制信号的状态,仿真测试电路的准确性,要求记录各控制信号的值、时序关系以及仿真测试结果。

四、电路原理图

实验电路原理图如下图所示,图(1)是1位8421BCD码加法器原理图,图(2)是2位8421BCD码加法器通路电路原理图。

[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-8GXlfP22-1576743801685)(ci

评论 6
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值