【ARM 裸机】PLL 时钟配置

直接在上一节的工程上修改,参考 I.MX6ULL 数据手册第十八章;
在这里插入图片描述
PLL2 的频率固定为 528 Mhz,PLL3 的频率固定为 480 Mhz,
首先初始化 PLL2 的 PFD0~PFD3,寄存器 CCM_ANALOG_PFD_528 用于设置 4 路 PFD 的时钟,比如 PFD0 = 528 * 18 / PFD0_FRAC,设置 PFD0_FRAC 位即可;
在这里插入图片描述
在这里插入图片描述
PLL2_PFD0 = 352 M = 528 * 18 / PFD0_FRAC,设置 PFD0_FRAC = 27 即可,PLL2_PFD1、PLL2_PFD2、PLL2_PFD3 一样设置;
在这里插入图片描述
再来初始化 PLL3 的 PFD0~PFD3,和 PLL2 差不多,设置寄存器 CCM_ANALOG_PFD_480,只不过计算公式变成了 PFD0 = 480*18/PFD0_FRAC;
在这里插入图片描述
在这里插入图片描述
到现在 8 路 PFD 已经设置好了。

  • 9
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值