直接数字频率合成(DDS)技术采用全数字的合成方法,所产生的信号具有频率分 辨率高、频率切换速度快、频率切换时相位连续,输出相位噪声低和可以产生任 意波形等诸多优点。
本文在对现有DDS技术的大量文献调研的基础上,提出了符合FPGA结构的DDS 设计方案井利用QuartusII软件在ACEX1K系列器件上进行了实现,详细的介绍了 本次设计的具体实现过程和方法,将现场可编程逻辑器件FPGA和DDS技术相结 合,具体的体现了基于VHDL语言的灵活设计和修改方式是对传统频率合成实现方 法的•次重要改进。FPGA器件作为系统控制的核心,其灵活的现场可更改性,可 再配置能力,对系统的各种改进非常方便,在不更改硬件屯路的基础上还可以进 •步提高系统的性能。文章给出仿真结果,经过验证本设计能够达到其预期性能 指标。