高速设计
文章平均质量分 90
山里天空蓝
这个作者很懒,什么都没留下…
展开
-
【原创】高速电路设计实践学习笔记-第8章(3)
四、PCB设计与电源完整性1、高速设计中,低电压、高电流是趋势。2、电源平面目标阻抗计算: ΔV为纹波电压波动范围,ΔI为动态电流波动范围3、PI设...原创 2019-07-24 12:53:41 · 443 阅读 · 0 评论 -
【原创】高速电路设计实践学习笔记-第8章(2)
三、PCB设计与信号完整性1、与SI有关的因素:反射(信号线上阻抗不连续造成的) 串扰(与信号间距有关) 辐射(与高速器件自身和PCB设计都有关)2、如何判定信号走线是否为传输线?(人话:就是判定这根线是不是要按高速线对待)已知条件:信号线周期频率,上升沿时间,信号线长度 计算:1、有效频率上升沿时间(ns) 2、计算有效波长,由于信号在...原创 2019-07-19 11:03:27 · 1007 阅读 · 0 评论 -
【原创】高速电路设计实践学习笔记-第8章(1)
说明:本章“完整性”包含的内容:信号完整性,电源完整性,EMC,防护,热设计,结构,易测试性一、经典案例1、现象:CLK信号走线旁边有多个过孔,相邻参考层内存在过孔的隔离盘,导致CLK信号回流路径变长,出现振铃现象。2、经验:PCB布线完成后,除检查关键信号同一层内的干扰外,还要同时打开关键信号相邻参考层,查看信号回流路径是否完整(回流路径应完整,靠近打过孔、跨分割区都会造成回...原创 2019-07-17 15:28:09 · 879 阅读 · 0 评论 -
【转载】SIM卡高速PCB布局布线设计指南
http://www.sohu.com/a/279268742_120010306转载 2019-05-31 13:30:47 · 3087 阅读 · 1 评论 -
【转载】高速信号关键信号的布线要求
关键信号的识别 关键信号通常包括以下信号:时钟信号(*CLK*),复位信号(*rest*,*rst*), JTAG信号(*TCK*)...转载 2019-05-21 11:33:38 · 2157 阅读 · 0 评论