Quartus II
文章平均质量分 76
FPGA&IC设计导师
加拿大海外博士、资深硬件架构师、软件无线电专家,8 年教学仪器开发经验为加拿大多个公司发展提供资深技术和管理,8 项专利。
展开
-
Quartus II 18.x Modelsim仿真设置
Quartus II 18.x Modelsim仿真设置本节内容介绍在如何在QuartusII 应用环境下设置modelsim仿真选项,并进行波形仿真。下面以四位乘法器为例介绍。在QuartusII 18.x 的界面下建立两个文件,一个是设计文件mul4.v实现4×4的乘法器;另一个是testbench 文件tb.v,提供激励。mul4.v文件如下:module mul4(input [3:0] a,input [3:0] b,output [7:0] c);assi原创 2021-08-18 09:30:50 · 1016 阅读 · 0 评论 -
PRA006/PRA010 开发板,Quartus Altera JTAG 配置,以及常见故障解决
FRASER INNOVATION INCAltera JTAG 设置及故障排除版权声明:© 2020 Fraser Innovation Inc ALL RIGHTS RESERVEDWithout written permission of Fraser Innovation Inc, no unit or individual may extract or modify part of or all the contents of this manual. Offenders原创 2021-07-30 17:42:34 · 949 阅读 · 0 评论 -
Quartus II 下FPGA管脚锁定
Quartus II 下FPGA管脚锁定在新建工程、编辑文件、编译、排错完成后就进入管脚锁定以及电平设置阶段。这里还是以一位全加器为例介绍管脚锁定。开发板使用FII-PRA006. 开发工具Quartus 18.1。一位全加器的module 输入、输出与开发板,FPGA的对应关系,见表1。表1程序信号名 网络标号 FPGA管脚 端口说明 对应 module的输入、输出 co SW7_LED7 77 Led灯第7位 co sum S原创 2021-07-30 15:11:17 · 11912 阅读 · 1 评论 -
Verilog (FPGA)板级实验—Quartus II
Verilog (FPGA)板级实验—Quartus II这是第一个例子将会在硬件实验板演示我们的设计。本节的目的不是给大家介绍复杂的设计工程,复杂的设计方法,而是借助一个简单的例子,介绍如何将整个设计流程介绍给大家。本节内容包括新建文件,编写Verilog 代码,将代码添加到工程中,编译,开发板相关硬件介绍,管脚锁定,编程下载,板级验证。我们将按照这套流程一步步教会FPGA(Verilog)的开发流程。开发板 FII-PRA 006/010 Quartus II 新建工程 新建文件,编写Ver原创 2021-07-30 11:14:05 · 1746 阅读 · 2 评论 -
Quartus II 18.xx 创建新工程
Quartus II 18.xx 创建新工程本节以Quartus II 18.0 为例介绍如何在QuatusII下创建一个新的工程,其它版本如 Quartus II 18.XX,Quartus II 19.XX,Quartus II 20.XX,基本一致,可以参照本节步骤执行。启动Quartus II 18.0 lite Edition,启动后的界面如图1所示:图1在新建、打开项目向导区,点击New Project Wizard按钮,如图2红框标识:图2注:图2左下方绿框设置 .原创 2021-07-29 14:15:47 · 1637 阅读 · 0 评论 -
Quartus II 软件安装步骤
Quartus II 软件安装步骤从Intel网站下载QuartusII安装包,https://fpgasoftware.intel.com/?edition=lite。图 1点击下载点击选择 Combined Files点击选择合适的版本点击选择合适的版本在这里我们选择最新版本20.1.1,也可选择以前的版本。如果是新用户可能要求注册,登录等。2.下载文件现在后的文件名为Quartus-lite-20.1.1.720-windows.tar,解压展开后文件夹的名称为原创 2021-07-29 10:13:38 · 3442 阅读 · 1 评论