FPGA开发之问题一

1、问 :请教控制 XST 插入 buffer 的方法?
答 :1、用 buffer_type 约束。具体使用方法在 XST User Guide。
         2、手动插入 BUFG,然后设置允许使用 BUFG 的数量,那么手动插入的将拥有高优先级而先占用了BUFG。
2、问 :ISE 软件中给出的综合报告与静态时序分析报告中都含有工作频率,请问哪一个是 FPGA 能够实际工作的频率?
答 :经过映射和布线后的频率值才是 FPGA 可以真正跑到的频率值看静态时序分析报告,基本是这个数值。
通过查看 ISE9.1.03 的 Implement Design>Place&Route>Generate Post-Place&Route Static Timing 的数据,可以查看到比较接近实际情况的报告数据。
3、问 :在后端布局布线之前怎么确定系统的最高工作频率?是一点一点的往上升频还是有什么计算公式?在综合之后呢?综合用的 std 基本上也没有什么延迟信息吧?
答 : 看时序报告,里面有 fmax,推算的方法是根据关键路径来计算的,也就是逻辑中延时最长的那条路径,这条路径的能满足的建立保持时间就是电路中时序部分能达到的最小周期。
4、 问:modelsim 仿真报错 comparetest.v[1]:near "t":illegel base specifer in numenic constant 是什么错误?
答 :语法错误。检查第一行第一个符号,区别单引号‘ 和预编译符号 `。
5、问 :什么综合器能看到每个子模块的面积?好像 synplify 不行。有哪个
  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值