cadence allegro 生成光辉设置脚本 4层板


(axlfcreate "drill" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("MANUFACTURING/NCLEGEND-1-4" "MANUFACTURING/NCDRILL_LEGEND" "MANUFACTURING/NCDRILL_FIGURE"  "DRAWING FORMAT/OUTLINE"))

(axlfcreate "pastemask_bottom" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("PIN/PASTEMASK_BOTTOM"  "VIA CLASS/PASTEMASK_BOTTOM" "PACKAGE GEOMETRY/PASTEMASK_BOTTOM" "DRAWING FORMAT/OUTLINE" ))

(axlfcreate "pastemask_top" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("PIN/PASTEMASK_TOP"  "VIA CLASS/PASTEMASK_TOP" "PACKAGE GEOMETRY/PASTEMASK_TOP" "DRAWING FORMAT/OUTLINE" ))

(axlfcreate "silkscreen_bottom" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("BOARD GEOMETRY/SILKSCREEN_BOTTOM" "PACKAGE GEOMETRY/SILKSCREEN_BOTTOM" "REF DES/SILKSCREEN_BOTTOM" "DRAWING FORMAT/OUTLINE" ))

(axlfcreate "silkscreen_top" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("BOARD GEOMETRY/SILKSCREEN_TOP" "PACKAGE GEOMETRY/SILKSCREEN_TOP" "REF DES/SILKSCREEN_TOP" "DRAWING FORMAT/OUTLINE" ))

(axlfcreate "soldermask_bottom" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("PACKAGE GEOMETRY/SOLDERMASK_BOTTOM" "PIN/SOLDERMASK_BOTTOM" "VIA CLASS/SOLDERMASK_BOTTOM" "BOARD GEOMETRY/SOLDERMASK_BOTTOM" "DRAWING FORMAT/OUTLINE" ))

(axlfcreate "soldermask_top" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("PACKAGE GEOMETRY/SOLDERMASK_TOP" "PIN/SOLDERMASK_TOP" "VIA CLASS/SOLDERMASK_TOP" "BOARD GEOMETRY/SOLDERMASK_TOP" "DRAWING FORMAT/OUTLINE" ))

(axlfcreate "TOP" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("DRAWING FORMAT/OUTLINE" "ETCH/top" "PIN/top" "VIA CLASS/top"))

(axlfcreate "GND" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("DRAWING FORMAT/OUTLINE" "ETCH/GND" "PIN/GND" "VIA CLASS/GND"))

(axlfcreate "PWR" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("DRAWING FORMAT/OUTLINE" "ETCH/PWR" "PIN/PWR" "VIA CLASS/PWR"))

(axlfcreate "BOTTOM" '(0 0 0 1270 25400 1 0 0 0 0 0 1 1)
'("DRAWING FORMAT/OUTLINE" "ETCH/bottom" "PIN/bottom" "VIA CLASS/bottom"))

  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
Cadence Allegro是一种电路设计软件,其版本号为16.6,它被广泛用于设计四层印刷电路(PCB)。 在使用Cadence Allegro16.6进行四层设计时,首先需要明确电路的需求和设计规格。这包括电路的尺寸、所需电路元件和连接方式等。然后,在软件中创建一个新的PCB工程文件,并设置材的要求,如材厚度和介电常数。 接下来,通过添加电路元件和布线来完成电路设计。在Cadence Allegro中,可以通过绘制电路原理图或直接在PCB布局中插入元件来实现。对于每个元件,还需要指定它们的封装和布局约束。 完成元件添加和布线后,需要进行电路布局和连线规划。在四层PCB设计中,要合理安排各层的信号、地和电源平面,以实现电路的正常运行和信号完整性。此外,还需遵守电磁兼容(EMC)规范,以减少干扰和噪声。 在完成布局和连线规划后,可以使用软件自带的布线工具进行连线。Cadence Allegro16.6提供了各种布线工具和算法,可以帮助优化连线,减少信号串扰和延时。 完成连线后,可以进行电路的规则检查和设计验证。这可以帮助发现潜在的布局问题、连线错误或信号完整性问题。必要时,可以进行修复和优化。 最后,导出设计文件以进行生产。Cadence Allegro16.6可以生成与厂商设备和工艺兼容的生产文件和格式,以便制造商可以生产具有高质量和可靠性的四层PCB。 总而言之,使用Cadence Allegro16.6进行四层设计需要明确需求、进行电路设计和布局、连线和验证,最后导出生产文件。这个软件可以帮助工程师进行高效和可靠的四层PCB设计。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值